中文字幕无码日韩视频无码三区

Ldmos的制造方法

文檔(dang)序號:8262269閱讀:570來源:國知(zhi)局
Ldmos的制造方法
【技術領域】
[0001]本發明涉及半導體器件及其制造領域,尤其涉及一種LDMOS(橫向擴散金屬氧化物半導體晶體管)的制造方法。
【背景技術】
[0002]橫向擴散金屬氧化物半導體晶體管(Laterally Diffused Metal Oxidesemiconductor, LDMOS)主要應用于功率集成電路,例如面向移動電話基站的射頻功率放大器,也可以應用于高頻、特高頻與超高頻廣播傳輸器以及微波雷達與導航系統等。LDMOS技術為新一代基站放大器帶來較高的功率峰均比、更高增益與線性度,同時為多媒體服務帶來更高的數據傳輸率。
[0003]現有橫向擴散N型金屬氧化物半導體晶體管(Laterally Diffused N type MetalOxide semiconductor, LDNMOS)的結構如圖1所示,LDNMOS具有基底I,在基底I表面依次形成柵氧化層2和多晶硅柵極3,柵氧化層2和多晶硅柵極3稱為柵極結構。在基底I中形成P型阱8,P型阱8內具有在柵極結構兩側對稱設置的N-漂移區4(N-Driftl和N_Drift2),N-漂移區4中設置有源極6和漏極7。其中,P型阱8可通過諸如硼的任何P型元素的離子注入形成;N-漂移區4是通過類似砷元素的離子注入來形成;源極6和漏極7也是通過類似砷元素的離子注入來形成,只是兩者離子注入濃度不同。在N-Driftl中,源極6和多晶硅柵極3之間設置有淺溝槽隔離(Shallow Trench Isolat1n, STI) 5,在N_Drift2中,漏極7和多晶硅柵極3之間也設置有STI5。
[0004]對于LDM0S,多用于高于50V的工作電壓下,漏極要承受高壓,電場最強處位于漏極的STI,熱載流子效應比較顯著。因此,在相同電壓下,如何降低LDMOS的熱載流子效應,降低STI處的電場強度,是目前亟待解決的問題。

【發明內容】

[0005]本發明提供了一種LDMOS的制造方法,本發明解決的技術問題是:如何降低LDMOS的熱載流子效應。
[0006]為解決上述技術問題,本發明的技術方案具體是這樣實現的:
[0007]本發明提供了一種橫向擴散金屬氧化物半導體晶體管LDMOS的制造方法,該方法包括以下步驟:
[0008]A、提供一基底,在基底定義的LDMOS區中形成兩個具有臺階狀的淺溝槽隔離STI,所述兩個具有臺階狀的STI分別位于要形成的第一漂移區和第二漂移區中,且在第一漂移區中位于要形成的源極與多晶硅柵極之間,在第二漂移區中位于要形成的漏極與多晶硅柵極之間;
[0009]B、在LDMOS區進行離子注入形成阱;
[0010]C、在所述阱內離子注入形成位于柵極結構兩側對稱設置的第一漂移區和第二漂移區;
[0011]D、在第一漂移區和第二漂移區之間的基底表面形成柵極結構;
[0012]E、分別在第一漂移區和第二漂移區中進行摻雜形成源極和漏極。
[0013]所述具有臺階狀的淺溝槽隔離STI的形成方法包括:
[0014]在基底表面形成圖案化的光刻膠層,所述圖案化的光刻膠層的開口定義STI的位置;
[0015]以所述圖案化的光刻膠層為掩膜對基底表面進行刻蝕形成具有第一臺階的STI溝槽;
[0016]在所述STI溝槽內部側壁形成STI側墻;
[0017]以所述STI側墻為掩蔽,刻蝕STI溝槽至預定深度,形成STI的第二臺階;
[0018]沉積用于填充STI溝槽的氧化物;
[0019]化學機械研磨所述氧化物至基底表面,形成具有臺階狀的STI。
[0020]所述刻蝕形成具有第一臺階的STI溝槽,采用氣體包括溴化氫HBr,氯氣Cl2和四氟化碳CF4,每種氣體流量為20?50標準立方厘米每分鐘。
[0021]所述STI側墻為氧化層或者氮化層。
[0022]所述形成STI的第二臺階,采用刻蝕氣體包括溴化氫HBr,氯氣Cl2和四氟化碳CF4,每種氣體流量為30?70標準立方厘米每分鐘。
[0023]采用高密度等離子體化學氣相沉積方法填充STI溝槽。
[0024]當LDMOS為LDNMOS時,所述漂移區為N-漂移區;所述阱為P型阱;所述源極和漏極進行N+摻雜形成。
[0025]當LDMOS為LDPMOS時,所述漂移區為P-漂移區;所述阱為N型阱;所述源極和漏極進行P+摻雜形成。
[0026]由上述的技術方案可見,本發明LDMOS的形成方法包括以下步驟:A、提供一基底,在基底定義的LDMOS區中形成兩個具有臺階狀的淺溝槽隔離STI,所述兩個具有臺階狀的STI分別位于要形成的第一漂移區和第二漂移區中,且在第一漂移區中位于要形成的源極與多晶硅柵極之間,在第二漂移區中位于要形成的漏極與多晶硅柵極之間;B、在LDMOS區進行離子注入形成阱;C、在所述阱內離子注入形成位于柵極結構兩側對稱設置的第一漂移區和第二漂移區;D、在第一漂移區和第二漂移區之間的基底表面形成柵極結構;E、分別在第一漂移區和第二漂移區中進行摻雜形成源極和漏極。本發明在形成LDMOS時,STI具有臺階狀,這種具有臺階狀STI的LDM0S,在施加高壓時,電場強度比較低,有效降低了熱載流子效應,大大增加了 LDMOS的可靠性。
【附圖說明】
[0027]圖1為現有技術LDNMOS結構示意圖。
[0028]圖2為本發明一優選實施例LDNMOS制作方法的流程示意圖。
[0029]圖3為本發明實施例LDNMOS剖面示意圖。
[0030]圖4a至圖4f為本發明形成具有臺階狀的STI的具體過程的剖面示意圖。
[0031]圖4為本發明具有臺階狀的STI的形成方法的流程示意圖。
【具體實施方式】
[0032]為使本發明的目的、技術方案、及優點更加清楚明白,以下參照附圖并舉實施例,對本發明進一步詳細說明。
[0033]本發明利用示意圖進行了詳細描述,在詳述本發明實施例時,為了便于說明,表示結構的示意圖會不依一般比例作局部放大,不應以此作為對本發明的限定,此外,在實際的制作中,應包含長度、寬度及深度的三維空間尺寸。
[0034]本發明的方法適用于LDNMOS和LDPMOS。
[0035]本發明一優選實施例LDNMOS制作方法的流程示意圖如圖2所示,其包括以下步驟:
[0036]步驟21、提供一基底1,在基底定義的LDNMOS區中形成兩個具有臺階狀的淺溝槽隔離STI5’,所述兩個具有臺階狀的STI分別位于要形成的第一漂移區(N-Driftl)和第二漂移區(N-Drift2)中,且在第一漂移區中位于要形成的源極6與多晶硅柵極3之間,在第二漂移區中位于要形成的漏極7與多晶硅柵極3之間;N-Driftl和N_Drift2統稱為N-漂移區4。
[0037]其中,基底I 一般為單晶硅。
[0038]步驟22、在LDNMOS區進行離子注入形成P型阱8。
[0039]P型阱8可通過諸如硼的任何P型元素的離子注入來形成。
[0040]步驟23、在所述P型阱8內離子注入形成位于柵極結構兩側對稱設置的第一漂移區和第二漂移區,統稱為N-漂移區4。
[0041]N-漂移區4是通過
當前第1頁1 2 
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1