半導體存儲器件、存儲器系統和操作存儲器系統的方法
【專利摘要】公開了半導體存儲器件、存儲器系統和操作存儲器系統的方法。如下提供一種操作存儲器控制器、包括主存儲器件和從存儲器件的多個存儲器件、將主存儲器件耦合到從存儲器件的后向通道總線和將存儲器控制器耦合到多個存儲器件的通道的方法。由存儲器件從存儲器控制器接收存儲器命令。由主存儲器件生成并且輸出內部命令。由從存儲器件接收內部命令。通過后向通道總線發送內部命令到從存儲器件。
【專利說明】半導體存儲器件、存儲器系統和操作存儲器系統的方法
[0001]相關申請的交叉引用
[0002]本申請要求于2015年3月30日在韓國知識產權局提交的10-號韓國專利申請的優先權以及在2015年7月30日提交的10-號韓國專利申請,其內容通過引用的方式全部并入此處。
技術領域
[0003]本發明構思涉及用于共享存儲器間(inter-memory)命令和信息的半導體存儲器件、包括該半導體存儲器件的存儲器系統和操作該存儲器系統的方法。
【背景技術】
[0004]半導體存儲器件包括非易失性存儲器件和易失性存儲器件。為了提高存儲容量或者帶寬,例如,在模塊中共同使用兩個或更多個存儲器。存儲器通過數據通道和命令/地址通道耦合到存儲器控制器。每個存儲器通過數據通道和命令通道與存儲器控制器通信。
【發明內容】
[0005]根據本發明構思的示范性實施例,如下提供一種操作存儲器控制器、包括主存儲器件和從存儲器件的多個存儲器件、將主存儲器件耦合到從存儲器件的后向通道總線和將存儲器控制器耦合到多個存儲器件的通道的方法。由存儲器件從存儲器控制器接收存儲器命令。由主存儲器件生成并且輸出內部命令。由從存儲器件接收內部命令。通過后向通道總線發送內部命令到從存儲器件。
[0006]根據本發明構思的示范性實施例,如下提供一種操作包括主存儲器件和從存儲器件的存儲器件以及將主存儲器件耦合到從存儲器件的后向通道總線的方法。由主存儲器件生成第一器件信息。由從存儲器件生成第二器件信息。由主存儲器件選擇并且輸出第一器件信息和第二器件信息中的至少一個到存儲器控制器。
[0007]根據本發明構思的示范性實施例,如下提供一種操作包括主存儲器件和從存儲器件的存儲器件以及將主存儲器件耦合到從存儲器件的后向通道總線的方法。由主存儲器件和從存儲器件中的每一個生成器件信息。由主存儲器件選擇器件信息中的至少一個。基于器件信息中的至少一個由主存儲器件生成內部命令。對主存儲器件和從存儲器件中基本上同時地執行內部命令。
[0008]根據本發明構思的示范性實施例,一種存儲器模塊包括主存儲器件、從存儲器件、第一命令通道和第二命令通道。由主存儲器件和從存儲器件共享第一命令通道。主存儲器件和從存儲器件通過第一命令通道從存儲器控制器接收第一命令。第二通道將主存儲器件電耦合到從存儲器件。從存儲器件接收從主存儲器件生成并且輸出的第二命令。主存儲器件和從存儲器件基本上同時地執行第二命令。
[0009]根據本發明構思的示范性實施例,一種半導體存儲器件包括存儲器核、命令解碼器、后向通道命令接口和控制邏輯。存儲器核包括用于存儲數據的存儲器區塊(BANK)。命令解碼器解釋從存儲器控制器接收到的命令。控制邏輯耦合到命令解碼器和后向通道命令接口。控制邏輯執行經解釋的命令,如果半導體存儲器件被設置為主存儲器件則生成并且向外部輸出后向通道命令或者如果半導體存儲器件被設置為從存儲器件則執行從后向通道命令接口接收到的后向通道命令。后向通道命令通過后向通道命令接口向外部輸出。
【附圖說明】
[0010]本發明構思的這些及其他特征將通過參考附圖詳細描述其示范性實施例而變得更加明顯,附圖中:
[0011]圖1是根據本發明構思的示范性實施例的存儲器系統的示意圖;
[0012]圖2是根據本發明構思的其它實施例的存儲器系統的示意圖;
[0013]圖3是圖2的存儲器系統的修改的例子的示意圖;
[0014]圖4是根據本發明構思的另外其它實施例的存儲器系統的示意圖;
[0015]圖5是圖4的存儲器系統的修改的例子的示意圖;
[0016]圖6是根據本發明構思的另外其他的實施例的存儲器系統的示意圖;
[0017]圖7是圖6的存儲器系統的修改的例子的示意圖;
[0018]圖8是根據本發明構思的另外其它實施例的存儲器系統的示意圖;
[0019]圖9是根據本發明構思的示范性實施例的在圖1至圖8的存儲器系統位于存儲器件的圖;
[0020]圖10是根據本發明構思的其它實施例的在圖1至圖8的存儲器系統中的存儲器件的圖;
[0021]圖11是示出根據本發明構思的示范性實施例的存儲器系統的操作的時序圖;
[0022]圖12是示出根據本發明構思的其它實施例的存儲器系統的操作的時序圖;
[0023]圖13是示出根據本發明構思的另外其它實施例的存儲器系統的操作的時序圖;
[0024]圖14是示出根據本發明構思的更多實施例的存儲器系統的操作的時序圖;
[0025]圖15是示出根據本發明構思的更多實施例的存儲器系統的圖;
[0026]圖16是示出根據本發明構思的示范性實施例的、包括存儲器模塊的計算機系統的圖;
[0027]圖17是示出根據本發明構思的其它實施例的、包括存儲器模塊的計算機系統的框圖;
[0028]圖18是示出根據本發明構思的另外其它實施例的、包括存儲器模塊的計算機系統的框圖;
[0029]圖19是示出根據本發明構思的另外其他的實施例的、包括存儲器模塊的計算機系統的框圖;
[0030]圖20是根據本發明構思的示范性實施例的包括存儲器模塊的多芯片封裝的示意圖;以及
[0031]圖21是圖20的多芯片封裝的例子的三維示意圖。
【具體實施方式】
[0032]下面將參照附圖詳細描述發明構思的示范性實施例。但是,本發明構思可以以許多不同的形式具體實現,并且不應該視為局限于這里闡述的實施例。在附圖中,層和區域的厚度為了清楚而可能夸大。還將理解的是,當元件稱為在另一元件或者襯底“上”時,它可以直接在其它元件或者襯底上,或者也可以存在居間元件。還將理解的是,當元件稱為“耦合至IJ”或“連接到”另一元件時,它可以直接耦合到或者連接到其它元件,或者也可以存在居間元件。相似的參考標記貫穿說明書和附圖可以指代相似的元件。
[0033]圖1是根據本發明構思的示范性實施例的存儲器系統10的示意圖。存儲器系統10包括存儲器模塊100A和存儲器控制器200。存儲器模塊100A包括多個半導體存儲器件110-1至110-4。存儲器模塊100A可以具體體現為單列直插式存儲器模塊(single in-linememory module,SIMM)或者雙列直插式存儲器模塊(dual in-line memory module ,DIMM),但是本發明構思不限制于此。為了描述的方便起見,圖1至圖8的存儲器模塊10A至存儲器模塊10C中的每一個包括四個存儲器件110-1至110-4。根據本發明構思的存儲器模塊的存儲器件的數目可以改變。
[0034]存儲器系統10還包括存儲器控制器200與存儲器件110-1至110-4之間的數據總線120和存儲器控制器200與存儲器件110-1至110-4之間的命令總線130(在下文中,稱為外部命令總線)。
[0035]存儲器件110-1至110-4中的每一個可以是動態隨機存取存儲器(DRAM)。存儲器件110-1至110-4可以通過外部命令總線130從存儲器控制器200接收命令/地址(CA)信息。CA信息可以包括外部命令ECMD和地址信息ADD。外部命令總線130可以是從存儲器控制器200發送地址信息ADD和外部命令ECMD到存儲器件110-1至110-4的單向總線。
[0036]數據總線120可以是雙向總線。例如,存儲器件110-1至110-4通過數據總線120向存儲器控制器200發送和從存儲器控制器200接收數據信號DQ和數據選通信號DQS。
[0037]數據總線120和外部命令總線130用于存儲器控制器200與存儲器件110-1至110-4之間的通信。數據總線120和外部命令總線130不用于存儲器件110-1至110-4之間的通信。
[0038]存儲器控制器200可以控制存儲器模塊100A執行讀操作和/或寫操作。存儲器控制器200可以實現為單個芯片。在示范性實施例中,存儲器控制器200可以用諸如應用處理器這樣的邏輯芯片封裝。在示范性實施例中,存儲器控制器200可以集成地制造為應用處理器或者片上系統的一部分。
[0039]存儲器件110-1至110-4可以使用存儲器間總線互相通信,存儲器間總線可以稱為后向通道總線(back channel bus)BCH或者140。例如,存儲器件110_1至110_4中的至少一個可以通過后向通道總線BCH發送內部命令和/或器件信息到其它存儲器件。如果最左邊的存儲器件110-1被設置為主存儲器件,則主存儲器件110-1生成內部命令,使用后向通道總線BCH輸出內部命令到其它存儲器件110-2至110-4。在這種情況下,其它存儲器件110_2至110-4被設置為從存儲器件。
[0040]每個存儲器件可以生成器件信息。如果存儲器件110-1被設置為主存儲器件并且如果其它存儲器件110-2至110-4被設置為從存儲器件,則從存儲器件的器件信息使用后向通道總線140被輸出到主存儲器件110-1。例如,器件信息可以包括器件溫度或者指示在預定時間內被最頻繁訪問的區塊的區塊信息。
[0041]在示范性實施例中,后向通道總線140與布置在存儲器控制器200與存儲器件IΙΟ-? 至110-4 之間的總線 120 和 130 單獨地提供。可替換地,總線 120 和 130 可以充當后向通道總線。后向通道總線140可以包括傳遞存儲器間命令(在下文中,稱為“后向通道命令”)的后向通道命令總線以及傳遞存儲器間數據(在下文中,稱為“后向通道數據”)的后向通道數據總線。后向通道命令總線以及后向通道數據總線可以單獨地實現或者可以集成為單個總線。后向通道總線140也可以包括傳遞存儲器間時鐘信號(在下文中,稱為“后向通道時鐘信號”)的后向通道時鐘總線。后向通道總線140的連接方法和結構可以變化并且稍后將參考圖2至圖7詳細描述。
[0042]圖2是根據本發明構思的示范性實施例的存儲器系統1A的示意圖。圖2的存儲器系統1A的結構和操作類似于圖1的存儲器系統10的結構和操作,并且因此,描述將重點放在與存儲器系統10的差別上。
[0043]存儲器系統1A包括存儲器件110-1A至110-4A通過其互相通信的后向通道命令總線145和后向通道數據總線150。除了后向通道命令總線145和后向通道數據總線150之外,存儲器系統1A還包括連接在存儲器控制器200與存儲器件110-1A至110-4A之間的外部命令總線130和數據總線120。后向通道命令總線140和后向通道數據總線150專用于存儲器件110-1A至110-4A之間的通信。外部命令總線130和數據總線120專用于存儲器控制器200與存儲器件110-1A至110-4A之間的通信。
[0044]后向通道命令總線145被連接以使得存儲器件110-1A至110-4A當中的兩個存儲器件(例如,110-1A和110-2A)可以互相直接通信。例如,如果存儲器件110-1A被設置為主存儲器件,則主存儲器件110-1A可以使用后向通道命令總線145廣播后向通道命令BCMD到其它存儲器件110-2A至110-4A。在這種情況下,其它存儲器件110-2A至110-4B被設置為從存儲器件。最左邊的存儲器件110-1A被設置為生成并且輸出后向通道命令BCMD的主存儲器件,其它存儲器件被設置為接收并且執行后向通道命令BCMD的從存儲器件。本發明構思不限制于此。存儲器件110-1A至110-4A當中任一存儲器件可以設置為主存儲器件,并且其它存儲器件可以設置為從存儲器件。
[0045]為了描述的方便起見,在下文中假設第一存儲器件110-1A是主存儲器件并且第二存儲器件110-2A至第四存儲器件110-4A是從存儲器件。
[0046]主存儲器件110-1A可以生成后向通道命令BCMD并且發送后向通道命令BCMD到從存儲器件110-2A至110-4A。從存儲器件110-2A至110-4A接收并且執行后向通道命令BCMD。例如,主存儲器件110-1A和從存儲器件110-2A至110-4A可以響應于后向通道命令BCMD操作。在示范性實施例中,主存儲器件110-1A和從存儲器件110-2A至110-4A可以基本上同時地執行后向通道命令BCMD。在示范性實施例中,從存儲器件110-2A至110-4A可以通過后向通道命令總線145發送后向通道命令BCMD的確認ACK到主存儲器件110-1A。確認ACK包括指示后向通道命令BCMD已經完成的信息或者指示未能完成后向通道命令BCMD的信息(例如,錯誤或者故障信息)。
[0047]從存儲器件還可以將其自己的器件信息通過后向通道數據總線150發送到主存儲器件。器件信息可以稱為后向通道數據BDAT。例如,后向通道數據BDAT可以包括存儲在從存儲器件110-2A至110-4A中的數據,或者由從存儲器件110-2A至110-4A在內部檢測到的信息。在示范性實施例中,后向通道數據BDAT可以包括溫度信息或者指示預定時間內最頻繁訪問的區塊的區塊信息。
[0048]主存儲器件和從存儲器件可以具有相同的組成要素和內部電路結構。例如,存儲器件110-1至110-4可以是相同的存儲器件。在這種情況下,存儲器件110-1A至110-4A中的至少一個可以設置為主存儲器件并且其它存儲器件可以由生產商或者用戶以各種方式設置為從存儲器件。例如,第一存儲器件110-1A可以通過連接引腳(pin)llO-lA-l到電源電壓VCC被設置為主存儲器件,并且第二存儲器件110-2A至第四存儲器件110-4A可以通過連接從存儲器件110-2A至110-4A的引腳110-2A-1至110-4A-1到地電壓GND被設置為從存儲器件。可替換地,通過對模式寄存器110-1A-2至110-4A-2編程為預定值來設置存儲器件是主存儲器件還是從存儲器件。在這種情況下,主存儲器件110-1A的模式寄存器110-1A-2被設置為第一值,從存儲器件110-2A至110-4A的模式寄存器110-2A-2至110-4A-2被設置為第二值。
[0049]可替換地,存儲器件110-1A至110-4A不設置為主存儲器件或者從存儲器件。例如,存儲器件110-1A至110-4A中的每一個可以在必要時或者響應于請求而發送后向通道命令BCMD和/或后向通道數據BDAT到其它存儲器件。
[0050]可替換地,主存儲器件可以不同于從存儲器件。
[0051]圖3是根據本發明構思的示范性實施例的存儲器系統的示意圖。圖3的存儲器系統10A’的結構和操作類似于圖2的存儲器系統1A的結構和操作,并且因此,描述將重點放在與存儲器系統1A的差別上。
[0052]存儲器系統10A’包括后向通道命令總線145、后向通道數據總線150和后向通道時鐘總線155。與圖2的存儲器系統1A相比,圖3的存儲器系統10A’還包括后向通道時鐘總線155。后向通道時鐘信號BCLK可以通過后向通道時鐘總線155在存儲器件110-1A至110-4A當中分配。例如,主存儲器件110-1A可以使用后向通道時鐘總線155生成并且分配后向通道時鐘信號BCLK到從存儲器件110-2A至110-4A。
[0053]存儲器件110-1A至110-4A從存儲器控制器200接收外部時鐘信號ECLK。存儲器控制器200可以與外部時鐘信號ECLK同步地施加外部命令ECMD到存儲器件110-1A至110-4A,并且存儲器件110-1A至110-4A可以相對于外部時鐘信號ECLK接收從外部命令ECMD。
[0054]除了從存儲器控制器200發送到存儲器件110-1A至110-4A的外部時鐘信號ECLK夕卜,后向通道時鐘信號BCLK可以用來在存儲器件110-1A至110-4A當中同步后向通道命令BCMD和/或后向通道數據BDAT。
[0055]主存儲器件110-1A可以生成后向通道時鐘信號BCLK并且使用后向通道時鐘總線155發送后向通道時鐘信號BCLK到從存儲器件110-2A至110-4A。稍后將參考圖13和圖14詳細描述后向通道時鐘信號BCLK。
[0056]每個存儲器件是主存儲器件還是從存儲器件可以使用如參考圖2描述的引腳連接或者模式寄存器來設置。為了簡化附圖,圖2的引腳110-1A-1至110-4A-1和模式寄存器110-1A-2 至 110-4A-2 被省略。
[0057]圖4是根據本發明構思的示范性實施例的存儲器系統1B的示意圖。圖4的存儲器系統1B的結構和操作類似于圖2的存儲器系統1A的結構和操作,并且因此,描述將重點放在與存儲器系統1A的差別上。為了描述的方便起見,假定第一存儲器件110-1B是主存儲器件并且其它存儲器件110-2B至110-4B是從存儲器件。
[0058]存儲器系統1B包括后向通道總線,其包括兩個存儲器件之間的存儲器間總線161至163以及171至173,用于在存儲器件110-1B至110-4B之間通信后向通道命令和確認ACK。后向通道總線是用于兩個存儲器件之間的通信的專用總線。
[0059]除了數據總線120和外部命令總線130之外,圖4的存儲器系統1B包括單獨的存儲器間總線161至163以及171至173。存儲器間總線161至163以及171至173是用于存儲器件110-1B至110-4B之間通信的專用總線。
[0060]圖2的存儲器間總線145和150具有使存儲器件110-1A至110-4A當中任意兩個存儲器件(例如,第一存儲器件110-1A和第二存儲器件110-2A)能夠直接互相通信的結構,但是圖4的存儲器間總線161至163和171至173具有以鏈的形式連接存儲器件110-1B至110-4B的結構。
[0061]例如,存儲器間總線161和171可以直接將第一存儲器件110-1B和第二存儲器件110-2B互相連接。例如,存儲器間總線162和172可以直接將第二存儲器件110-2B和第三存儲器件110-3B互相連接。例如,存儲器間總線163和173可以直接將第三存儲器件110-3B和第四存儲器件110-4B互相連接。
[0062]如果存儲器間總線161至163和171至173的結構是鏈的形式,則第一存儲器件110-1B與第三存儲器件110-3B之間的通信可以通過第二存儲器件110-2B進行,并且第一存儲器件110-1B與第四存儲器件110-4B之間的通信可以通過第二存儲器件110-2B和第三存儲器件110-3B進行。存儲器間總線161至163可以通過存儲器件110-1B至110-4B互相連接以傳遞后向通道命令BCMD。類似地,存儲器間總線171至173可以通過存儲器件110-1B至110-4B互相連接以傳遞后向通道數據BDAT。
[0063]當主存儲器件110-1B發送后向通道命令BCMD到從存儲器件110-4B時,后向通道命令BCMD可以經由第二存儲器件110-2B和第三存儲器件110-3B被發送到第四存儲器件110-4B。從存儲器件110-4B可以通過第三存儲器件110-3B和第二存儲器件110-2B發送后向通道命令BCMD的確認ACK到主存儲器件110-1B。確認ACK可以以與后向通道命令BCMD的傳輸路徑相反的方向被發送到主存儲器件110-1B。
[0064]例如,可以使用如上參考圖2描述的引腳連接或者模式寄存器設置每個存儲器件是主存儲器件還是從存儲器件。為了簡化附圖,圖2的引腳110-1A-1至110-4A-1和模式寄存器 110-1A-2 至 110-4A-2 被省略。
[0065]圖5是根據本發明構思的示范性實施例的存儲器系統10B’的示意圖。圖5的存儲器系統10B’的結構和操作類似于圖4的存儲器系統1B的結構和操作,并且因此,描述將重點放在與存儲器系統1B的差別上。
[0066]與圖4的存儲器系統1B相比較,圖5的存儲器系統10B’還包括后向通道時鐘總線155。后向通道時鐘信號BCLK通過后向通道時鐘總線155在存儲器件110-1B至110-4B當中分配。像圖3的后向通道時鐘總線155—樣,圖5的后向通道時鐘總線155可以具有將存儲器件110-1B至110-4B直接互相連接的結構。但是,后向通道時鐘總線155可以具有以鏈的形式連接存儲器件110-1B至110-4B的結構,像圖4的后向通道命令總線161至163—樣。
[0067]在這種情況下,第一存儲器件110-1B是主存儲器件并且其它存儲器件110-2B至110-4B是從存儲器件。例如,可以使用如上參考圖2描述的引腳連接或者模式寄存器設置每個存儲器件是主存儲器件還是從存儲器件。為了簡化附圖,圖2的引腳110-1A-1至110-4A-1和模式寄存器110-1A-2至110-4A-2被省略。
[0068]圖6是根據本發明構思的示范性實施例的存儲器系統1C的示意圖。圖6的存儲器系統1C的結構和操作類似于圖2的存儲器系統1A的結構和操作,并且因此,描述將重點放在與存儲器系統1A的差別上。為了描述的方便起見,第一存儲器件110-1C被設置為主存儲器件并且其它存儲器件110-2C至110-4C被設置為從存儲器件。
[0069]圖6的存儲器系統1C使存儲器件110-1C至110-4C能夠使用外部命令總線130互相通信。例如,存儲器系統1C不包括用于在存儲器件110-1C至110-4C之間通信的專用后向通道總線。替代地,存儲器系統1C可以在存儲器控制器200不訪問存儲器件110-1C至110-4C的時間段期間使用用于在存儲器件之間通信的外部命令總線130。
[0070]外部命令總線130既用于存儲器件110-1C至110-4C之間的通信,也用于存儲器控制器200與存儲器件110-1C至110-4C之間的通信。因此,外部命令總線130可以在存儲器控制器200不通過外部命令總線130訪問存儲器件110-1C至110-4C的全部或者部分的時間段期間用作圖1存儲器間總線140。
[0071]主存儲器件110-1C可以在存儲器控制器200不使用外部命令總線130控制存儲器件110-1C至110-4C的時間段期間使用外部命令總線130發送后向通道命令BCMD到從存儲器器件110-2C至110-4C。從存儲器件110-2C至110-4C可以響應于后向通道命令BCMD操作,并且可以在存儲器控制器200不使用外部命令總線130的時間段期間使用外部命令總線130發送后向通道命令BCMD的確認ACK到主存儲器件110-1C。在示范性實施例中,可以在完成從主存儲器件110-1C接收后向通道命令BCMD之后生成確認ACK。
[0072]從存儲器件可以在存儲器控制器200不使用外部命令總線130的時間段期間,使用外部命令總線130發送其自己的器件信息到主存儲器件。例如,器件信息可以包括存儲在每個存儲器件中的數據或者每個存儲器件的內部檢測到的信息。在這種情況下,內部檢測到的信息可以包括溫度信息或者指示預定時間內最頻繁訪問的區塊的區塊信息。
[0073]圖7是根據本發明構思的示范性實施例的存儲器系統的示意圖。圖7的存儲器系統10C’的結構和操作類似于圖6的存儲器系統1C的結構和操作,并且因此,描述將重點放在與存儲器系統1C的差別上。類似于圖3的存儲器系統10A’或者圖5的存儲器系統10B’,圖7的存儲器系統10C’與圖6的存儲器系統1C相比較還包括后向通道時鐘總線155
[0074]圖8是根據本發明構思的示范性實施例的存儲器系統1D的示意圖。圖8的存儲器系統1D的結構和操作類似于圖1的存儲器系統10中的結構和操作,并且因此,描述將重點放在與存儲器系統10的差別上。為了描述的方便起見,第一存儲器件110-1被設置為主存儲器件并且其它存儲器件110-2至110-4被設置為從存儲器件。例如,可以使用如上參考圖2描述的引腳連接或者模式寄存器設置每個存儲器件是主存儲器件還是從存儲器件。為了簡化附圖,圖2的引腳110-1A-1至110-4A-1和模式寄存器110-1A-2至110-4A-2被省略。
[0075]與圖1的存儲器系統10相比較,存儲器系統1D還包括連接存儲器件110-1至110-4當中至少一個存儲器件(例如,第一存儲器件110-1)到存儲器控制器200的信息信號線180。信息信號線180是后向通道數據INFO通過其從主存儲器件110-1輸出到存儲器控制器200的信號線。在示范性實施例中,主存儲器件110-1可以生成它自己的后向通道數據并且接收從從存儲器件110-2至110-4輸出的后向通道數據BDAT,并且選擇將輸出到控制器200的后向通道數據INFO。在示范性實施例中,主存儲器件110-1可以生成它自己的后向通道數據并且接收從存儲器件110-2至110-4輸出的后向通道數據BDAT,并且向控制器200輸出從主存儲器件和從存儲器件生成的后向通道數據中的至少一個作為后向通道數據INFO。
[0076]在示范性實施例中,器件信息可以是溫度信息。例如,存儲器件110-1至110-4各自可以使用內部溫度傳感器檢測它自己的溫度信息。從存儲器件110-2至110-4可以通過后向通道總線140輸出溫度信息到主存儲器件110-1。主存儲器件110-1可以從從存儲器件110-2至110-4中的每一個接收溫度信息并且可以通過信息信號線180輸出指示最高溫度的溫度信息到存儲器控制器200。
[0077]在這種情況下,存儲器控制器200可以基于從主存儲器件110-1接收到的最高溫度INFO調整為讀操作或者寫操作定義的時間參數。
[0078]在示范性實施例中,器件信息可以是指示在預定時間內最頻繁訪問的預定區塊中的行地址的行地址信息。每個存儲器件可以生成行地址信息,并且從存儲器件110-2至110-4可以輸出區塊信息到主存儲器件110-1。在這種情況下,主存儲器件110-1可以與存儲器件110-2至110-4共享行地址信息。在這種情況下,存儲器件110-1至110-4可以在不受存儲器控制器的干涉的情況下執行行敲擊(row hammer)操作以防止存儲單元由于過度的連續訪問存儲單元而造成它們數據的丟失。
[0079]在示范性實施例中,由主存儲器件110-1收集到的行地址信息可以使用信息信號線180被發送給存儲器控制器200作為后向通道數據INFO。
[0080]如上所述,第一存儲器件110-1至第四存儲器件110-4中的每一個可以與其它存儲器件共享它自己的器件信息。在示范性實施例中,由主存儲器件110-1收集到的器件信息可以與從存儲器件共享。在示范性實施例中,由主存儲器件110-1收集到的器件信息可以通過信息信號線180被發送到存儲器控制器200。
[0081]主存儲器件110-1的引腳110-1-1通過信息信號線180電連接到存儲器控制器200的引腳200-1。在存儲器件110-1至110-4具有相同組成要素的示范性實施例中,從存儲器件110-2至110-4可以包括相應于主存儲器件110-1的引腳110-1-1的引腳110-2-1至110-4-1。但是,引腳110-2-1至110-4-1不連接到存儲器控制器200。
[0082]圖9示出根據本發明構思的示范性實施例的存儲器件IlOa的框圖。存儲器件IlOa可以被包括在圖1至圖8的存儲器系統10和1A至1D中。參照圖1至圖9,存儲器件IlOa包括存儲器核210、存取電路220和時鐘單元290。存儲器件IlOa還包括第一引腳310和第二引腳320。根據圖2的示范性實施例,第一引腳310可以用作設置存儲器件IlOa為存儲器系統的主存儲器件或從存儲器件。在根據圖8的示范性實施例的存儲器系統中,第二引腳320可以用作輸出器件信息到存儲器控制器。圖8的引腳110-1-1至110-4-1可以相應于第二引腳320。在示范性實施例中,存儲器件IlOa可以包括引腳310和320中的至少一個。在示范性實施例中,存儲器件IlOa可以在沒有引腳310和320的情況下操作。
[0083]存儲器件IlOa包括用于設置存儲器件IlOa為主存儲器件或者從存儲器件的模式寄存器330。如果模式寄存器330被用于設置存儲器件IlOa為主存儲器件或者從存儲器件,則第一引腳310可以從存儲器件IlOa去除。
[0084]存儲器核210包括一個或多個區塊單元211-1至211-m,其中“m”是至少為I的整數。為了描述的方便起見,假定“m”是4。因為區塊單元211-1至211-m基本上以相同方式操作,所以這里將僅僅描述第一區塊單元211-1。
[0085]雖然未示出,第一區塊單元211-1可以包括存儲單元陣列、行解碼器和區塊控制邏輯。存儲單元陣列可以包括以矩陣形式排列的多個存儲單元。存儲單元可以存儲至少一位的數據。存儲單元可以由在通電時存儲數據的易失性存儲器形成并且可以被刷新以防止數據丟失。
[0086]存儲單元可以被分成多個塊(block)(未示出)。例如,第一區塊單元211-1的存儲單元陣列可以包括16個塊。每一個塊可以獨立地執行讀操作、寫操作或者刷新操作。可以使用由主存儲器件110-1A內部生成的刷新命令執行刷新操作,該刷新命令不同于由存儲器控制器從外部提供的刷新命令。由主存儲器件內部生成的刷新命令可以稱為按區塊自刷新命令。
[0087]存取電路220包括外部命令解碼器230、外部數據接口(DQ I/F)240、控制邏輯250、后向通道命令接口(BCMD I/F)260和后向通道數據接口(BDAT I/F)270。控制邏輯250連接到外部命令解碼器230和后向通道命令接口 260。存取電路220根據從存儲器控制器200接收到的外部命令/地址CA信息控制存儲器核210。外部CA信息可以包括外部命令ECMD和地址信息ADD。存取電路220還可以根據從BCMD I/F 260輸出的后向通道命令BCMD控制存儲器核210。
[0088]外部命令解碼器230可以對從存儲器控制器200接收到到外部命令/地址CA抽樣,解釋外部命令ECMD,并且發送解釋結果到控制邏輯250。外部命令ECMD是存儲器控制器200通過其請求存儲器件IlOa執行操作的信息。外部命令ECMD可以是讀命令、寫命令、激活命令、預充電命令或者刷新命令。地址ADD可以包括關于區塊、存儲單元(S卩,在其上執行外部命令ECMD)的行和列地址的信息。
[0089]DQ I/F 240從存儲器控制器200發送數據DQ到存儲器核210并且從存儲器核210發送數據DQ到存儲器控制器200。
[0090]BCMD I/F 260發送后向通道命令BCMD到其它存儲器件并且可以從其它存儲器件接收后向通道命令BCMD ο例如,如果存儲器件I 1a是從存儲器件,則后向通道命令I/F 260可以從主存儲器件接收后向通道命令BCMD,可以解釋后向通道命令BCMD,并且可以發送解釋結果到控制邏輯250。如果存儲器件IlOa是主存儲器件,則控制邏輯250可以生成后向通道命令BCMD并且可以通過后向通道命令I/F 260發送后向通道命令BCMD到從存儲器件。[0091 ]在示范性實施例中,后向通道命令BCMD可以是刷新命令或者請求諸如溫度信息或者指示預定時間內最頻繁訪問的區塊的區塊信息這樣的器件信息的命令,但是本發明構思不限制于此。
[0092]BDAT I/F 270可以與其它存儲器件通信后向通道數據BDAT。如果存儲器件IlOa是主存儲器件,則BDAT I/F 270可以從從存儲器件接收后向通道數據BDAT。如果存儲器件I 1a是從存儲器件,則BDAT I/F 270可以發送后向通道數據BDAT到主存儲器件。例如,從存儲器件IlOa可以生成后向通道數據Κ)ΑΤΑ并且輸出后向通道數據BDATA到圖1-圖3和圖6-圖8的存儲器系統的主存儲器件。可替換地,例如,如果存儲器件11Oa是從存儲器件,則BDATI/F 270可以通過圖4和圖5的存儲器系統的其它從存儲器件發送后向通道數據BDATA到主存儲器件。后向通道數據BDAT可以是器件信息,包括后向通道命令BCMD的確認ACK,存儲器件的狀態信息,存儲在存儲器件的存儲器核中的數據或者在存儲器件中內部檢測到的信息,但是本發明構思不限制于此。
[0093]時鐘單元290可以從存儲器控制器200接收外部時鐘信號ECLK和時鐘使能信號CKE,并且可以生成內部劃分的時鐘信號DCLK。時鐘單元290可以包括分頻器(未示出),其接收外部時鐘信號ECLK并且相對于外部時鐘信號ECLK生成內部劃分的時鐘信號DCKL。內部劃分的時鐘信號DCLK可以具有小于外部時鐘信號ECLK的頻率的頻率。例如,內部劃分的時鐘信號DCLK的頻率可以是外部時鐘信號ECLK的頻率除以至少大于一的整數。稍后將參考圖11描述外部時鐘信號ECLK、時鐘使能信號CKE和內部劃分的時鐘信號DCLK之間的關系。
[0094]參照回圖2的示范性實施例,存儲器件IlOa可以用作存儲器件110-1A至110-4A。在這種情況下,每個存儲器件可以生成圖11的內部劃分的時鐘信號00^_六至00^_0,并且存儲器件110-1A至110-4A可以分別相對于由存儲器件110-1A至110-4A生成的內部劃分的時鐘信號00^_六至0(:0(_0,基本上同時地執行由主存儲器件110-1A生成的后向通道命令BCMD0
[0095]參照回圖3的示范性實施例,如果存儲器件IlOa被用作主存儲器件110-1A,則時鐘單元290可以生成第一后向通道時鐘信號BCLKl,通過引腳340輸出第一后向通道時鐘信號并且使用后向通道時鐘總線155分配第一后向通道時鐘信號BCLKl給從存儲器件110-2A至110-4A。
[0096]如果存儲器件11Oa被用作從存儲器件110-2A至110-4A中的一個,則存儲器件I 1a使用引腳340接收通過后向通道時鐘總線155發送的第二后向通道時鐘信號BCLK2。
[0097]在示范性實施例中,第一后向通道時鐘信號BCLKl和第二后向通道時鐘信號BCLK2可以分別通過引腳340輸出和輸入。例如,如果存儲器件IlOa被設置為主存儲器件,則通過引腳340輸出第一后向通道時鐘信號BCLKl;如果存儲器件IlOa被設置為從存儲器件,則通過相同的引腳340輸入第二后向通道時鐘信號BCLK2。
[0098]根據時鐘使能信號CKE的邏輯電平,時鐘單元290可以基于由振蕩器輸出的時鐘信號生成后向通道時鐘信號BCLKl或者基于使用分頻器相對于外部時鐘信號生成的內部時鐘信號生成后向通道時鐘信號。在示范性實施例中,時鐘單元290可以包括振蕩器和/或分頻器。稍后將參考圖13和圖14描述時鐘使能信號CKE與后向通道時鐘信號BCLK之間的關系。
[0099]參照圖2和圖3,主存儲器件110-1和110-1A的控制邏輯250可以生成內部命令作為后向通道命令并且通過主存儲器件110-1和110-A1的BCMD I/F 260輸出內部命令到從存儲器件110-2至110-4和110-2A至110-4A。控制邏輯250還可以對主存儲器件110-1和110-1A的存儲器核210執行內部命令。
[0100]如果存儲器件I 1a被設置為從存儲器件,則BCMD I/F 260可以接收從主存儲器件輸出的內部命令并且發送該內部命令到控制邏輯250。每個存儲器件的控制邏輯250可以相對于圖2的存儲器系統1A的內部劃分的時鐘或者參考圖3的存儲器系統1A’的后向通道時鐘BCLK基本上同時地執行內部命令。
[0101]為了描述的方便起見,參考圖2和圖3的示范性實施例進行時鐘生成。本發明構思不限制于此。時鐘生成可以應用于其它示范性存儲器系統。
[0102]圖10是根據本發明構思的示范性實施例的存儲器件IlOb的圖。存儲器件IlOb可以被包括在圖1至圖8的存儲器系統10和1A中。參照圖1至圖10,圖10的存儲器件IlOb的結構和操作類似于圖9的存儲器件IlOa的結構和操作,因此,描述將重點放在與存儲器件IlOa的差另丨J上。
[0103]與圖9的存儲器件I1a相比較,圖10的存儲器件I 1b還包括感測/檢測塊280。感測/檢測塊280是測量或者檢測存儲器件IlOb的器件信息的電路。例如,感測/檢測塊280可以包括測量存儲器件IlOb的內部溫度的內部溫度傳感器(未示出)。
[0104]參照回圖1的示范性實施例,第一存儲器件110-1至第四存儲器件110-4中的每一個可以使用其內部溫度傳感器檢測溫度信息。例如,圖10的存儲器件IlOb可以根據引腳連接或者模式寄存器值用作主存儲器件110-1或者從存儲器件110-2至110-4。檢測到的溫度信息可以被發送到其它存儲器件以使得存儲器件110-1至110-4彼此共享溫度信息。例如,從存儲器件110-2至110-4可以發送從存儲器件110-2至110-4的溫度信息到主存儲器件。然后,主存儲器件110-1可以具有第一存儲器件110-1至第四存儲器件110-4的溫度信息。
[0105]在示范性實施例中,主存儲器件110-1可以生成用于具有基于第一存儲器件110-1至第四存儲器件110-4的最高溫度信息設置的刷新間隔的刷新操作的命令。例如,主存儲器件110-1的控制邏輯250可以基于最高溫度信息調整刷新間隔,并且可以通過BCMD I/F 260發送作為后向通道命令的命令到從存儲器件110-2至110-4。因此,如果后向通道命令BCMD相應于刷新操作,則存儲器件110-1至110-4可以響應于后向通道命令BCMD執行刷新操作。在示范性實施例中,由主存儲器件110-1內部生成的刷新命令可以是按區塊刷新命令。如果在刷新不足(starvat1n)的情況下,可以使用相應的按區塊刷新命令獨立地刷新區塊211_I至211_4中的至少一個。
[0106]參照回圖8的示范性實施例,主存儲器件110-1可以具有第一存儲器件110-1至第四存儲器件110-4的溫度信息并且可以將圖1的第一存儲器件110-1至第四存儲器件110-4的溫度信息當中的最高溫度信息通知給存儲器控制器200。在這種情況下,圖8的存儲器控制器200可以基于最高溫度信息調整通過外部命令總線130提供的命令的時間參數。
[0107]在示范性實施例中,主存儲器件110-1可以與從存儲器件110-2至110-4中的每一個共享從從存儲器件110-2至110-4接收到的溫度信息以及主存儲器件110-1的溫度信息。
[0108]如上所述,在存儲器件中的每一個中檢測到的信息與其它存儲器件共享,以使得可以基于指示包括在存儲器系統10中的存儲器件110-1至110-4的最差操作狀況的信息調整每個存儲器件的刷新操作或者時間參數。在示范性實施例中,指示最差操作狀況的信息可以是存儲器系統中的最高溫度。
[0109]在示范性實施例中,參照回圖1的示范性實施例,感測/檢測塊280可以包括檢測存儲器核210的區塊中最頻繁訪問的行地址信息的最頻繁行地址檢測器(未示出)。最頻繁行地址信息是在存儲器系統10的每個存儲器件的預定區塊中被最頻繁訪問的行地址。存儲器件110-1至110-4可以具有彼此不同的預定區塊以監控每個預定區塊中最頻繁訪問的行地址。
[0110]為了描述的方便起見,假定每個存儲器件包括四個區塊。還假定,第一存儲器件110-1的預定區塊是第一區塊211-1;第二存儲器件110-2的預定區塊是第二區塊211-2;第三存儲器件110-3的預定區塊是第三區塊211-3;以及第四存儲器件110-4的預定區塊是第四區塊211-4。
[0111]在這種情況下,第一存儲器件110-1的最頻繁行地址檢測器(未示出)可以檢測在第一區塊211-1中被最頻繁訪問的行的地址并且可以存儲該地址作為第一最頻繁訪問的行地址信息。第二存儲器件110-2的最頻繁行地址檢測器可以檢測在第二區塊222-2中被最頻繁訪問的行的地址并且可以存儲該地址作為第二最頻繁訪問的行地址信息。圖1中的第三存儲器件110-3的最頻繁行地址檢測器可以檢測在第三區塊211-3中被最頻繁訪問的行的地址并且可以存儲該地址作為第三最頻繁訪問的行地址信息。第四存儲器件110-4的最頻繁行地址檢測器可以檢測在第四區塊211-4中被最頻繁訪問的行的地址并且可以存儲該地址作為第四最頻繁訪問的行地址信息。
[0112]從存儲器件110-2至110-4可以發送第二至第四最頻繁訪問行地址信息到第一存儲器件110-1。然后,主存儲器件110-1可以發送第一至第四最頻繁訪問的行地址信息到從存儲器件110-2至110-4中的每一個。因此,圖1的存儲器件110-1至110-4可以分別存儲存儲器件110-1至110-4的預定區塊211-1至211-4的最頻繁訪問的行地址信息。使用最頻繁訪問的行地址信息,每個存儲器件可以執行行敲擊操作。
[0113]如上所述,預定區塊被分配給存儲器件中的每一個,預定區塊的最頻繁訪問的行地址信息被檢測,并且檢測到的最頻繁訪問的行地址信息通過后向通道數據總線在所有存儲器件當中共享。根據本發明構思的示范性實施例,內部命令或者在存儲器件中的每一個中內部生成的數據與其它存儲器件共享,以使得每個存儲器件可以執行內部操作(例如,按區塊刷新操作)而不受存儲器控制器的控制或干涉。如上所述,通過指派預定區塊給每個存儲器件來在存儲器件當中分配最頻繁訪問的行地址的檢測。在示范性實施例中,預定區塊在存儲器件當中可以是不同的。在示范性實施例中,預定區塊的數目就可以等于或者大于
O
[0114]圖11示出根據本發明構思的示范性實施例的生成在存儲器系統中使用的內部劃分的時鐘的時序圖。內部劃分的時鐘00^_六至00^_0是在時鐘使能信號CKE被使能之后的預定時間tXP處生成的。為了描述的方便起見,假定時序圖示出圖2的存儲器系統1A的操作。
[0115]參照圖2、圖9和圖11,存儲器件110-1A至110-4A接收外部時鐘信號ECLK和時鐘使能信號CKE并且劃分外部時鐘信號ECLK的頻率以便分別生成內部劃分的時鐘信號00^_八至DCLK_d。當從時鐘使能信號CKE的使能(即從低電平變換為高電平)開始已經逝去預定時間tXP時,存儲器件110-1A至110-4A中的每一個的時鐘單元290可以生成與外部時鐘信號ECLK同步的內部劃分的時鐘信號00^_六至00^_0。在示范性實施例中,時鐘單元290可以包括用于生成內部劃分的時鐘信號DLCK的時鐘劃分器。例如,預定時間tXP,作為斷電退出參數,在時鐘使能信號CKE從低電平變換為高電平之后總計達外部時鐘信號ECLK的兩個時鐘周期。在這種情況下,內部劃分的時鐘信號DCLK在外部時鐘信號ECLK從低電平變換為高電平之后的兩個周期,與外部時鐘信號ECLK的上升沿同步地生成。本發明構思不限制于此,并且預定時間tXP可以具有外部時鐘信號的各種數目的時鐘周期。
[0116]存儲器控制器200可以在從時鐘使能信號CKE的使能(S卩,從低電平變換為高電平)開始的預定時間tXP之后施加外部命令ECMD到存儲器件110-1A至110-4A。
[0117]如上所述,根據本發明構思的示范性實施例,各個存儲器件110-1A至110-4A的內部劃分的時鐘信號00^_々至00^_0的開始通過使用在存儲器件110-1A至110-4A之間共享的外部時鐘信號ECLK和時鐘使能信號CKE而彼此同步。因此,存儲器件110-1A至110-4A中的每一個可以使用彼此同步的內部劃分的時鐘信號DCLK_1A至DCLK_4A與其它存儲器件通信后向通道命令BCMD和/或后向通道數據BDAT。
[0118]圖12示出根據本發明構思的示范性實施例的存儲器系統的操作的時序圖。圖12示出由存儲器件相對于圖11的內部劃分時鐘00^_六至00^_0基本上同時地執行自刷新操作。為了描述的方便起見,假定時序圖示出圖2的存儲器系統1A的操作。
[0119]參照圖2、圖9和圖12,主存儲器件110-1A可以生成并且與內部劃分的時鐘信號DCLK_A同步地發送后向通道命令BCMD到從存儲器件110-2A至110-4A。后向通道命令BCMD可以是由主存儲器件110-1A生成的自刷新命令。為了描述的方便起見,自刷新命令用于第二區塊,但是本發明構思不限制于此。
[0120]例如,主存儲器件110-1A可以在時間TO響應于第一內部劃分時鐘信號DCLK_A的上升沿發送對于第二區塊的自刷新命令(其可以稱為第二區塊自刷新命令)到從存儲器件110-2A至110-4A。從存儲器件110-2A至110-4A可以在時間Tl響應于每個內部劃分的時鐘信號00^_8至00^_0的下降沿對第二區塊自刷新命令抽樣。
[0121]存儲器件110-1A和110-4A中的每一個可以在時間T2響應于內部劃分的時鐘信號00^_六至00^_0的緊接著的下一上升沿運行第二區塊自刷新命令。因此,存儲器件110-1A至110-4A可以例如在時間T2相對于內部劃分時鐘信號00^_六至00^_0基本上同時地運行第二區塊自刷新命令。
[0122]在示范性實施例中,區塊211-1至211-4中的每一個通過由主存儲器件110-1生成的獨立的區塊自刷新命令刷新。區塊自刷新命令可以稱為按區塊自刷新命令。例如,第一區塊211-1可以通過第一區塊自刷新命令刷新,第三區塊211-3可以通過第三區塊自刷新命令刷新,第四區塊211-4可以通過第四區塊自刷新命令刷新。
[0123]圖13和圖14是根據本發明構思的示范性實施例的生成在存儲器系統中使用的內部劃分的時鐘的時序圖。圖13是在圖1至圖8的存儲器系統10和1A至1D中的一個中時鐘使能信號CKE被禁止的情況下的操作的時序圖。圖14是在圖1至圖8的存儲器系統1和1A至1D中的一個中時鐘使能信號CKE被使能的情況下的操作的時序圖。為了描述的方便起見,假定時序圖示出圖3的存儲器系統10A’的操作。
[0124]參照圖3和圖13,如果時鐘使能信號CKE被禁止,則存儲器件110-1A至110-4A忽略外部時鐘信號ECLK,因此,不從外部時鐘信號ECLK生成內部劃分的時鐘信號DCLK。結果,不生成各個存儲器件110-1A至110-4A的內部劃分的時鐘信號00^_六至00^_0。在示范性實施例中,時鐘使能信號CKE的低電平可以稱為〃被禁止〃。
[0125]例如,主存儲器件110-1A可以使用內部振蕩器生成后向通道時鐘信號BCLK并且可以通過后向通道時鐘總線155發送后向通道時鐘信號BCLK到從存儲器件110-2A至110-4A。主存儲器件110-1A可以在外部時鐘信號ECLK或時鐘使能信號CKE被禁止之后的預定延遲時間使用內部振蕩器生成振蕩時鐘信號0S_CLK,并且可以通過劃分振蕩時鐘信號0S_CLK的頻率生成后向通道時鐘信號BCLK。第一存儲器件110-1A可以使用后向通道時鐘總線155發送后向通道命令BCMD到從存儲器件110-2A至110-4A。
[0126]主存儲器件110-1A可以與后向通道時鐘信號BCLK同步地發送后向通道命令BCMD和/或后向通道數據BDAT到從存儲器件110-2A至110-4A。在示范性實施例中,從存儲器件110-2A至110-4A可以與后向通道信號BCLK同步地發送后向通道數據BDAT到主存儲器件IlO-1Ao
[0127]參照圖3和圖14,當時鐘使能信號CKE被使能時,存儲器件110-1A至110-4A中的每一個劃分外部時鐘信號ECLK的頻率以便相對于外部時鐘信號ECLK基本上同時地生成內部劃分的時鐘信號。已經如上參考圖11描述了生成內部劃分的時鐘信號00^_六至00^_0的時間。
[0128]在示范性實施例中,時鐘使能信號CKE的高電平可以稱為"被使能"。
[0129]如果時鐘使能信號CKE被使能,則響應于時鐘使能信號CKE禁止存儲器件110-1A至110-4A的內部振蕩器。因此,不生成振蕩時鐘信號0S_CLK。在預定時間tXP期間,存儲器系統不在存儲器件110-1A至110-4A之間通信后向通道數據BDAT或者后向通道命令BCMD。例如,后向通道數據BDAT和/或后向通道命令BCMD可以保持直到生成第一內部劃分的時鐘信號DCLK_A。在預定時間tXP之后,第一主存儲器件110-1A可以使用與第一內部劃分的時鐘信號00^_六同步的后向通道時鐘信號發送后向通道數據BDAT或者后向通道命令BCMD到從存儲器件 110-2A至 110-4A。
[0130]圖15是根據本發明構思的示范性實施例的存儲器系統1E的圖。參照圖15,存儲器系統1E包括多個存儲器模塊100-1至100-4和存儲器控制器200。存儲器模塊100-1至100-4中的每一個可以是圖1至圖8的示范性存儲器模塊100A至100D中的一個。
[0131]圖16是示出根據本發明構思的示范性實施例的、包括存儲器模塊100的計算機系統400的圖。參照圖16,計算機系統400可以實現為蜂窩電話、智能電話、個人數字助理(PDA)或者無線通信系統。計算機系統400包括存儲器模塊100和控制存儲器模塊100的操作的存儲器控制器420。存儲器模塊100可以是圖1至圖8的示范性存儲器模塊100A至100D中的一個。
[0132]存儲器控制器420可以根據主機410的控制來控制存儲器模塊100的數據存取操作,包括寫操作或者讀操作。存儲器控制器420可以是圖1的存儲器控制器200。
[0133]存儲器模塊100中的數據可以根據主機410和存儲器控制器420的控制通過顯示器430顯示。無線收發器440可以通過天線ANT發送或者接收無線信號。無線收發器440可以將通過天線ANT接收到的無線信號變換為將由主機410處理的信號。主機410可以處理從無線收發器440輸出的信號并且發送經處理的信號到存儲器控制器420或者顯示器430。存儲器控制器420可以將經主機410處理的信號存儲在存儲器模塊100中。無線收發器440還可以將從主機410輸出的信號變換為無線信號并且可以通過天線ANT輸出無線信號到外部設備。
[0134]輸入設備450可以控制以把用于控制主機410的操作的信號或者將要由主機410處理的數據輸入到計算機系統400。輸入設備450可以被實現為諸如觸摸墊或者計算機鼠標、鍵區或者鍵盤之類的定點設備。
[0135]主機410可以控制顯示器430的操作以顯示從存儲器控制器420輸出的數據、從無線收發器440輸出的數據或者從輸入設備450輸出的數據。控制存儲器模塊100的操作的存儲器控制器420可以被實現為主機410的一部分或者實現為單獨的芯片。
[0136]圖17是示出根據本發明構思的示范性實施例的、包括存儲器模塊100的計算機系統500的框圖。計算機系統500可以實現為個人計算機(PC)、平板PC、上網本、電子閱讀器、個人數字助理(PDA)、便攜多媒體播放器(PMP)、MP3播放器或者MP4播放器。
[0137]計算機系統500包括主機510、存儲器模塊100、控制存儲器模塊100的數據處理操作的存儲器控制器520、顯示器530和輸入設備540。
[0138]存儲器模塊100可以是圖1至圖8的存儲器模塊100A至100D中的一個。
[0139]主機510可以根據通過輸入設備540輸入的數據通過顯示器530顯示存儲在存儲器模塊100中的數據。輸入設備540可以通過諸如觸摸墊或者計算機鼠標、鍵區或者鍵盤這樣的定點設備實現。
[0140]主機510可以控制計算機系統500的總體操作和存儲器控制器520的操作。存儲器控制器520可以是圖1的存儲器控制器200。
[0141]圖18是示出根據本發明構思的示范性實施例的、包括存儲器模塊100的計算機系統600的框圖。計算機系統600可以實現為像數字照相機、裝備有數字照相機的蜂窩電話或者裝備有數字照相機的智能電話這樣的圖像處理設備。
[0142]計算機系統600包括主機610、存儲器模塊100和控制存儲器模塊100的諸如寫操作或者讀操作的數據處理操作的存儲器控制器620。計算機系統600還包括圖像傳感器630和顯不器640。
[0143]存儲器模塊100可以是圖1至圖8的存儲器模塊100A至100D中的一個。
[0144]包括在計算機系統600中的圖像傳感器630將光學圖像轉換為數字信號并且輸出數字信號到主機610或者存儲器控制器620。數字信號可以由主機610控制通過顯示器640顯示或者通過存儲器控制器620控制存儲在存儲器模塊100中。
[0145]存儲在存儲器模塊100中的數據可以根據主機610或者存儲器控制器620的控制通過顯示器640顯示。可以控制存儲器模塊100的操作的存儲器控制器620,可以實現為主機610的一部分或者實現為單獨的芯片。存儲器控制器620可以是圖1的存儲器控制器200。
[0146]圖19是示出根據本發明構思的示范性實施例的、包括存儲器模塊100的計算機系統900的框圖。計算機系統900包括存儲器模塊100、存儲器控制器150、處理器920、第一接口930和第二接口 940,它們連接到數據總線910。
[0147]根據示范性實施例,計算機系統900包括諸如移動電話、MP3(MPEG音頻層-3)播放器或者MP4 (MPEG音頻層-4)播放器、個人數字助理(PDA)或者便攜媒體播放器(PMP)這樣的便攜設備。
[0148]根據示范性實施例,計算機系統900包括諸如個人計算機(PC)、筆記本尺寸的個人計算機或者膝上型計算機這樣的數據處理系統。
[0149]根據示范性實施例,計算機系統900包括諸如安全數字(SD)卡或者多媒體卡(MMC)這樣的存儲卡。
[0150]根據示范性實施例,計算機系統900包括智能卡或者固態驅動器(SSD)。
[0151]存儲器模塊100、存儲器控制器150和處理器可以實現為一個芯片,例如,片上系統(SoC),或者實現為單獨設備。
[0152]根據示范性實施例,處理器920可以處理通過第一接口 920輸入的數據并且將數據寫到半導體存儲器件100中。
[0153]根據示范性實施例,處理器920可以從半導體存儲器件100讀數據并且通過第一接口 930輸出數據。在這種情況下,第一接口 930可以是輸入/輸出設備。
[0154]第二接口940可以是用于無線通信的無線接口。
[0155]根據示范性實施例,第二接口940可以用軟件或者固件實現。
[0156]圖20和圖21示出根據本發明構思的示范性實施例的包括存儲器模塊的多芯片封裝1100。圖21是圖20的多芯片封裝1100的三維圖。參照圖20,多芯片封裝1100包括順序地堆疊在封裝襯底1110上的多個半導體器件(例如,第一至第三芯片)1130、1140和1150。多個半導體器件1130至1150中的全部或者部分可以構成圖1至圖8的存儲器模塊100A至100D中的一個。用于控制半導體器件1130至1150的存儲器控制器(未示出)可以包括在半導體器件1130至1150中的至少一個內或者在封裝襯底1110上實現。娃通孔(1:111'0呢11-8;[1;[(3011 via,TSV)(未示出)、焊線(未示出)、凸塊(bump)(未示出)或者焊球1120可以用來將半導體器件1130至1150互相電連接。存儲器控制器(未示出)可以是圖1的存儲器控制器200。
[0157]參照圖20和圖21,多芯片封裝1100包括通過堆疊結構的通孔硅(TSV) 1160彼此連接的多個管芯(die)1130至1150。管芯可以被稱為布置在芯片內的半導體器件。例如,管芯管芯I至管芯3分別布置在芯片1130至1150內。管芯1130至1150中的每一個包括多個電路塊(未示出)和用于執行半導體存儲器件100的功能的外圍電路。管芯管芯I至管芯3可以被稱為單元陣列。多個電路塊可以由存儲器塊實現。
[0158]TSV 1160可以由包括諸如銅(Cu)這樣的金屬的導電材料組成。TSV 1160穿透管芯管芯I至管芯3。例如,管芯Diel至Die 3可以包括硅襯底。硅襯底圍繞TSV 1160。隔離區域(未不出)可以布置在TSV 1160與娃襯底之間。
[0159]如上所述,根據本發明構思的示范性實施例,存儲器件中的每一個可以通過存儲器間總線與其它存儲器件通信其內部命令或者數據,以使得內部命令和數據在存儲器件當中共享。另外,用于傳輸內部命令或者數據的時鐘信號在存儲器件當中同步,以使得在存儲器件中的一個生成的內部命令或者數據可以發送到其它存儲器件而沒有時間誤差。而且,因為在存儲器件中的一個生成的內部命令或者數據與其它存儲器件共享,所以每個存儲器件執行內部操作(例如,按區塊刷新操作)而不受存儲器控制器的控制或干涉,并且被分配有它的共享角色。在示范性實施例中,內部命令可以包括按區塊刷新命令或者主動刷新命令,它們是內部生成的,不受存儲器控制器干涉。通過引用的方式被合并于此的美國專利申請14/959,003的說明書,描述了按區塊刷新命令和主動刷新命令。
[0160]雖然已經參考本發明構思的示范性實施例具體示出并且描述了本發明構思,但是本領域技術人員明顯可知的是,在形式和細節上可以在這里進行各種變化而不脫離如以下權利要求所定義的本發明構思的精神和范圍。
【主權項】
1.一種操作存儲器控制器、包括主存儲器件和從存儲器件的多個存儲器件、將主存儲器件耦合到從存儲器件的后向通道總線和將存儲器控制器耦合到所述多個存儲器件的通道的方法,包括: 由所述多個存儲器件從存儲器控制器接收存儲器命令; 由主存儲器件生成并且輸出內部命令;以及 由從存儲器件接收內部命令,其中內部命令通過后向通道總線發送到從存儲器件。2.如權利要求1所述的方法,還包括: 在主存儲器件和從存儲器件中基本上同時地操作內部命令。3.如權利要求1所述的方法,還包括: 指定存儲器件中的一個作為主存儲器件。4.如權利要求3所述的方法,其中,指定主存儲器件通過將主存儲器件的預定引腳連接到第一電源來執行。5.如權利要求3所述的方法,其中,指定主存儲器件通過將模式寄存器設置為預定值來執行。6.如權利要求1所述的方法,其中,所述主存儲器件通過后向通道總線并行互連到從存儲器件。7.如權利要求1所述的方法,還包括: 由主存儲器件生成并且輸出后向通道時鐘信號;以及 由從存儲器件通過后向通道總線接收后向通道時鐘信號, 其中,在主存儲器件和從存儲器件中相對于后向通道時鐘信號基本上同時地執行內部命令。8.如權利要求7所述的方法,還包括: 由主存儲器件接收時鐘使能信號和外部時鐘信號; 在時鐘使能信號的第一變換之后的第一預定時間處由主存儲器件生成第一時鐘信號,其中第一時鐘信號與外部時鐘信號同步; 生成與第一時鐘信號同步的后向通道時鐘信號, 其中,第一時鐘信號的頻率大于后向通道時鐘信號的頻率。9.如權利要求8所述的方法,還包括: 在第一預定時間期間由主存儲器件保持內部命令;以及 在第一預定時間逝去之后由主存儲器件輸出內部命令到從存儲器件。10.如權利要求8所述的方法,還包括: 如果時鐘使能信號的第二變換發生,則在時鐘使能信號的第二變換之后的第二預定時間處由主存儲器件生成第二時鐘信號;以及 生成與第二時鐘信號同步的后向通道時鐘信號, 其中,第二時鐘信號的頻率大于后向通道時鐘信號的頻率。11.如權利要求1所述的方法,還包括: 由存儲器件接收時鐘使能信號和外部時鐘信號;以及 由存儲器件中的每一個生成內部時鐘信號, 其中,由存儲器件中的每一個相對于存儲器件中的每一個中的內部時鐘信號執行內部命令。12.如權利要求11所述的方法,其中,在所述時鐘使能信號的第一變換之后的第一預定時間處內部時鐘信號與外部時鐘信號同步。13.如權利要求11所述的方法,其中,所述內部命令是按區塊自刷新命令。14.如權利要求11所述的方法,其中,所述從存儲器件中的每一個響應于內部命令發送溫度信息到主存儲器件。15.如權利要求11所述的方法,其中,所述從存儲器件中的每一個響應于內部命令發送存儲器件中的每一個的預定區塊中被最頻繁訪問的行地址信息,并且其中,預定區塊在存儲器件當中是不同的。16.—種操作包括主存儲器件和從存儲器件的多個存儲器件、以及將主存儲器件耦合到從存儲器件的后向通道總線的方法,包括: 由主存儲器件生成第一器件信息并且由從存儲器件中的每一個生成第二器件信息;以及 由主存儲器件選擇并且輸出第一器件信息和第二器件信息中的至少一個到存儲器控制器。17.如權利要求16所述的方法,其中,器件信息中的每一個是在存儲器件中的每一個的預定區塊中被最頻繁訪問的行地址信息,并且其中,預定區塊在存儲器件當中是不同的。18.如權利要求17所述的方法,還包括: 基于行地址信息對存儲器件執行行敲擊操作。19.一種包括多個存儲器件的存儲器模塊,包括: 主存儲器件; 多個從存儲器件; 由主存儲器件和從存儲器件共享的第一通道,其中,主存儲器件和從存儲器件通過第一通道從存儲器控制器接收第一命令; 將主存儲器件電耦合到從存儲器件的第二通道, 其中,從存儲器件通過第二通道接收從主存儲器件生成并且輸出的第二命令,并且其中,主存儲器件和從存儲器件基本上同時地執行第二命令。20.如權利要求19所述的存儲器模塊,其中,第二通道包括: 命令通道,第二命令通過該命令通道從主存儲器件被通信到從存儲器件中的每一個;以及 數據通道,從存儲器件中的每一個通過該數據通道將器件信息通信到主存儲器件。
【文檔編號】G06F13/16GK106021146SQ201610187228
【公開日】2016年10月12日
【申請日】2016年3月29日
【發明人】杜粹然, 吳臺榮
【申請人】三星電子株式會社