一種輸入輸出接口裝置以及芯片系統的制作方法
【技術領域】
[0001]本發明涉及芯片技術領域,尤其涉及一種輸入輸出接口裝置以及芯片系統。
【背景技術】
[0002]在芯片系統工作時,從外部電源輸入到輸入輸出接口裝置的輸入電壓信號會受到各種噪聲干擾,如果只是通過輸入輸出接口裝置中的放大電路對該電壓信號進行簡單的放大,會導致從輸入輸出接口裝置輸出到芯片的電壓信號出錯,從而導致整個芯片系統無法正常工作。
[0003]在上述的各種噪聲中,電源噪聲對芯片系統的輸入電壓信號干擾較強。如果輸入電壓信號受電源噪聲的干擾,O信號會有一個較高的向上的毛刺,如果這個毛刺被輸入輸出接口裝置中的放大電路放大后,則會將O信號的毛刺放大成I信號,從而會導致芯片系統無法正常工作。
[0004]現有技術中,通過調整放大電路的放大點,即調整輸入輸出接口裝置的輸入端的翻轉節點,以擴大該輸入端高低壓間的采樣窗口,避免錯誤采樣噪聲。這種方法只能緩解電源噪聲干擾帶來的影響,實際上沒有削弱輸入電壓信號為O信號時的電源噪聲,在電源噪聲惡劣的環境下,仍會使芯片系統的正常工作存在極大的風險。
【發明內容】
[0005]有鑒于此,本發明實施例提供一種輸入輸出接口裝置以及芯片系統,以解決現有技術中無法削弱輸入輸出接口裝置的輸入電壓信號為O信號時所含有的電源噪聲的技術問題。
[0006]第一方面,本發明實施例提供一種輸入輸出接口裝置,包括:信號放大單元和對地電流產生單元,其中,
[0007]所述信號放大單元用于對輸入電壓信號進行放大并輸出第一電壓信號;
[0008]所述對地電流產生單元與所述信號放大單元連接,用于當所述第一電壓信號為O信號時,為所述信號放大單元提供正反饋的對地電流。
[0009]進一步地,所述信號放大單元包括第一電阻和第一放大電路;
[0010]所述第一電阻的一端作為所述信號放大單元的輸入端,所述第一電阻的另一端與所述第一放大電路的輸入端連接,所述第一放大電路的輸出端作為所述信號放大單元的輸出端。
[0011]進一步地,所述對地電流產生單元包括第二電阻、第一反相器和第一 NMOS管;
[0012]所述第二電阻的一端與所述信號放大單元的輸入端連接,所述第二電阻的另一端與所述第一 NMOS管的漏極連接,所述第一 NMOS管的源極接地,所述第一 NMOS管的柵極與所述第一反相器的輸出端連接,所述第一反相器的輸入端與所述信號放大單元的輸出端連接。
[0013]進一步地,所述第二電阻的阻值大于第一電阻的阻值。
[0014]進一步地,所述對地電流產生單元包括第二 NMOS管、第三NMOS管和第一 PMOS管;
[0015]所述第二 NMOS管的漏極與所述信號放大單元的輸入端連接,所述第二 NMOS管的源極接地,所述第二 NMOS管的柵極分別與所述第三NMOS管的漏極和所述第一 PMOS管的漏極連接,所述第三NMOS管的源極接地,所述第三NMOS管的柵極和所述第一 PMOS管的柵極與所述信號放大單元的輸出端連接,所述第一 PMOS管的源極接基準電壓源。
[0016]第二方面,本發明實施例還提供一種芯片系統,包括上述第一方面所述的輸入輸出接口裝置。
[0017]本發明實施例提供的輸入輸出接口裝置以及芯片系統,通過為輸入輸出接口裝置的信號放大單元設置對地電流產生單元,該對地電流產生單元可以用于當信號放大單元輸出的第一電壓信號為O信號時為信號放大單元提供正反饋的對地電流,產生的對地電流可以有效地削弱輸入輸出接口裝置的輸入電壓信號為O信號時所含有的電源噪聲,從而可以保證芯片系統能夠正常工作。
【附圖說明】
[0018]通過閱讀參照以下附圖所作的對非限制性實施例所作的詳細描述,本發明的其它特征、目的和優點將會變得更明顯:
[0019]圖1是本發明實施例的一種輸入輸出接口裝置的結構示意圖;
[0020]圖2是本發明實施例的一種輸入輸出接口裝置的電路圖;
[0021]圖3是本發明實施例的另一種輸入輸出接口裝置的電路圖;
[0022]圖4是本發明實施例的一種芯片系統的結構示意圖。
【具體實施方式】
[0023]下面結合附圖和實施例對本發明作進一步的詳細說明。可以理解的是,此處所描述的具體實施例僅僅用于解釋本發明,而非對本發明的限定。另外還需要說明的是,為了便于描述,附圖中僅示出了與本發明相關的部分而非全部內容。
[0024]本發明實施例提供一種輸入輸出接口裝置。圖1是本發明實施例的一種輸入輸出接口裝置的結構示意圖。參見圖1,所述輸入輸出接口裝置包括:信號放大單元11和對地電流產生單元12,其中,所述信號放大單元11用于對輸入電壓信號Vin進行放大并輸出第一電壓信號Vott ;所述對地電流產生單元12與所述信號放大單元11連接,用于當所述第一電壓信號Vott為O信號時,為所述信號放大單元11提供正反饋的對地電流。
[0025]需要說明的是,在圖1中,IP代表信號放大單元11的輸入端,也可以說是輸入輸出接口裝置的輸入端,該輸入端IP可以與外部電源連接,用于接收從外部電源輸入到輸入輸出接口裝置的輸入電壓信號Vin ;0P代表信號放大單元11的輸出端,也可以說是輸入輸出接口裝置的輸出端,該輸出端OP可以與芯片連接,用于在芯片工作時給其輸出所需的第一電壓信號Votjt。
[0026]圖2是本發明實施例的一種輸入輸出接口裝置的電路圖。參見圖2,可選地,輸入輸出接口裝置的信號放大單兀11包括第一電阻Rl和第一放大電路Xl ;所述第一電阻Rl的一端作為所述信號放大單元11的輸入端IP,所述第一電阻Rl的另一端與所述第一放大電路Xl的輸入端連接,所述第一放大電路Xl的輸出端作為所述信號放大單元11的輸出端OP。需要說明的是,在圖2中,為了防止輸入端IP瞬間的大電流,用第一電阻Rl對輸入電壓信號Vin進行限流,即第一電阻Rl起到限流作用。輸入到輸入輸出接口裝置的輸入電壓信號Vin經過第一電阻Rl的限流作用,進入第一放大電路XI,通過第一放大電路Xl的放大作用,從輸出端OP得到第一電壓信號Vqut,該第一電壓信號Vqut可以輸出給與該輸出端OP連接的芯片,以供芯片工作。上述的第一放大電路Xl只需能夠實現對輸入的信號起到放大作用,關于該第一放大電路Xl的具體電路,是本領域技術人員熟知的,在此不在贅述。
[0027]參見圖2,輸入輸出接口裝置的對地電流產生單元12包括第二電阻R2、第一反相器Cl和第一 NMOS管NI ;所述第二電阻R2的一端與所述信號放大單兀11的輸入端IP連接,所述第二電阻R2的另一端與所述第一 NMOS管NI的漏極連接,所述第一 NMOS管NI的源極接地,所述第一 NMOS管NI的柵極與所述第一反相器Cl的輸出端連接,所述第一反相器Cl的輸入端與所述信號放大單元11的輸出端OP連接。
[0028]當輸入輸出接口裝置的輸入電壓信號Vin為I信號時,輸入輸出接口裝置輸出的第一電壓信號Vmjt也是I信號,該第一電壓信號Vmjt經過第一反相器Cl輸出O信號;輸出的O信號施加在第一 NMOS管NI的柵極,使第一 NMOS管NI關閉,即第一電壓信號Vmjt為I信號時對地電流產生單元12不工作,從而不會對輸入輸出接口裝置的輸入電壓信號Vin提供正反饋的接地電流。
[0029]當輸入輸出接口裝置的輸入電壓