一種多路同步信號輸出裝置的制造方法
【技術領域】
[0001]本實用新型涉及同步信號生成技術領域,特別是涉及一種多路同步信號輸出裝置。
【背景技術】
[0002]在多種設備檢測測試中,會用多路同頻率或倍頻率,不同幅度、不同相位的相干信號。
[0003]現有技術中,會使用多個獨立時鐘信號發生器組合來產生所需要的相干信號,其中提供時鐘信號的電路大多是使用基準晶振通過晶體振蕩器電路產生信號,并通過鎖相環(PLL)/延時鎖相環(DLL)鎖定來獲得時鐘信號。其中,鎖相環主要包括鑒頻鑒相電路、電荷栗電路、環形振蕩器,晶振的輸出信號經由晶體振蕩器電路以及該鎖相環得到穩定的時鐘輸出。
[0004]但是,每個信號發生器時鐘頻率基準存在差異,經過一段時間后,輸出信號的相位累積誤差會引起多路信號之間相對狀態的改變,并且使用多個帶外接基準的信號發生器,存在接線復雜、設置繁瑣的缺點。
【實用新型內容】
[0005]本實用新型實施例中提供了一種多路同步信號輸出裝置,以解決現有技術中使用多個帶外接基準的信號發生器所存在的多路信號之間狀態不一致和設備操作過程復雜的問題。
[0006]為了解決上述技術問題,本實用新型實施例公開了如下技術方案:
[0007]—種多路同步信號輸出裝置,包括主控裝置和至少一個信號輸出裝置,其中:
[0008]所述主控裝置包括第一數字處理器、觸發信號控制器和同步時鐘器;
[0009]所述信號輸出裝置包括依次電連接的第二數字處理器、DA轉換器和功率放大器;
[0010]所述觸發信號控制器和所述同步時鐘器均與所述第一數字處理器電連接。
[0011]所述第一數字處理器和所述第二數字處理器通過數據總線電連接;
[0012]所述觸發信號控制器和所述同步時鐘器均與所述第二數字處理器電連接。
[0013]優選地,所述同步時鐘器包括高精度溫補晶振和數字分頻器。
[0014]優選地,所述第二數字處理器包括DDS芯片。
[0015]優選地,相鄰的所述信號輸出裝置之間采用堆積式級插擴展結構,其中:
[0016]所述信號輸出裝置上設置有總線端子和信號輸出端子;
[0017]所述總線端子包括主控信號接收裝置和主控信號發送裝置。
[0018]優選地,所述信號輸出裝置上橫向設置有固定螺絲,其中:
[0019]所述固定螺絲的長度大于所述信號輸出裝置的寬度;
[0020]所述固定螺絲包括設置有外螺紋的螺柱和設置有內螺紋孔的螺帽;
[0021 ]所述螺柱與所述螺帽固定連接;
[0022]所述螺帽的內螺紋孔與所述螺柱相匹配。
[0023]優選地,所述多路同步信號輸出裝置還包括供電電源,所述供電電源分別與所述主控裝置)和所述信號輸出裝置內的用電裝置電連接。
[0024]由以上技術方案可見,本實用新型實施例提供的一種多路同步信號輸出裝置,由一個主控裝置和多個信號輸出裝置通過總線連接在一起構成;每個信號輸出裝置輸出一路或多路信號。首先,通過主控制裝置中第一數字處理器接收外部信號設置指令,并根據所述外部信號設置指令分別向同步時鐘器、觸發信號控制器以及設置在信號輸出裝置中的第二數字處理器發送信號控制指令;然后,第二數字處理器根據所述信號控制指令生成信號波形數據,同時在統一的觸發信號控制器發送的觸發信號和同步時鐘器發送的同步時鐘信號的控制下,向DA轉換器發送所述信號波形數據;最后通過DA轉換器的轉換以及功率放大器的方法作用,輸出具有一定負載能力的同步信號。本實施例中,多個信號輸出裝置所輸出的信號因為是在同一個觸發信號和同步時鐘信號的控制下生成的,所以輸出的同步信號具有相同的頻率基準,具備相干性好的優點。同時,操作人員只需向所述主控裝置輸入操作指令,便可以直接接收到所需要的同步信號,操縱簡單。:
【附圖說明】
[0025]為了更清楚地說明本實用新型實施例或現有技術中的技術方案,下面將對實施例或現有技術描述中所需要使用的附圖作簡單地介紹,顯而易見地,對于本領域普通技術人員而言,在不付出創造性勞動的前提下,還可以根據這些附圖獲得其他的附圖。
[0026]圖1為本實用新型實施例提供的一種多路同步信號輸出裝置的基本結構示意圖;
[0027]圖2為本實用新型實施例提供的一種堆積式多路同步信號輸出裝置的基本結構示意圖;
[0028]圖3為圖2中的信號輸出裝置的基本結構示意圖;
[0029]圖1-3中,具體符號為:
[0030]1-主控裝置,2-信號輸出裝置,3-數據總線,4-供電電源,11-第一數字處理器,12-觸發信號控制器,13-同步時鐘器,21-第二數字處理器,22-DA轉換器,23-功率放大器,211-總線端子,212-信號輸出端子,213-固定螺絲。
【具體實施方式】
[0031]為了使本技術領域的人員更好地理解本實用新型中的技術方案,下面將結合本實用新型實施例中的附圖,對本實用新型實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本實用新型一部分實施例,而不是全部的實施例。基于本實用新型中的實施例,本領域普通技術人員在沒有做出創造性勞動前提下所獲得的所有其他實施例,都應當屬于本實用新型保護的范圍。
[0032]參見圖1,為本實用新型實施例提供的一種多路同步信號輸出裝置的基本結構示意圖,包括主控裝置I和至少一個信號輸出裝置2。
[0033]所述主控裝置I包括第一數字處理器11、觸發信號控制器12和同步時鐘器13,所述信號輸出裝置2包括依次電連接的第二數字處理器21、DA轉換器22和功率放大器23。
[0034]所述觸發信號控制器12和所述同步時鐘器13均與所述第一數字處理器11電連接。所述第一數字處理器11和所述第二數字處理器21通過數據總線3電連接;所述觸發信號控制器12和所述同步時鐘器13均與所述第二數字處理器21電連接。
[0035]所述第一數字信號處理器11用于響應外部限號設置、啟停指令等,并根據外部的信號設置向所述觸發信號控制器12、所述同步時鐘器13和所述第二數字處理器21發送信號控制指令。其中,所述第一數字處理器11可以為設置在所述主控裝置I中的CPU。
[0036]所述觸發信號控制器12接收到所述信號控制指令后,向所述信號輸出裝置發出啟動信號。相應的,所述啟動信號包括選擇信號、啟動信號和停止信號,其中,所述選擇信號用于選擇需要工作的信號輸出裝置2。
[0037]所述同步時鐘器13接收到所述信號控制指令后,使用高精度溫補晶振經過數字分頻器后,為每個信號輸出裝置提供統一的同步時鐘信號。
[0038]其中,所述溫補晶振即溫度補償晶體振蕩器,是通過附加的溫度補償電路使由周圍溫度變化產生的振蕩頻率變化量削減的一種石英晶體振蕩器,本實施例中選用溫補晶振可以有效提高所述多路同步信號輸出裝置的穩定性,當然,還可以選用普通晶振。
[0039]所述數字分頻器,就是把輸入信號的頻率變成倍數低于輸入頻率的輸出信號,根據輸出信號的頻率范圍計算后,便可以設置所述數字分頻器輸出最佳的同步時鐘頻率。
[0040]所述第二數字處理器21接收到信號控制指令后,會相應的生成波形信號數據,然后在所述啟動信號和所述同步時鐘信號的控制下,向所述DA轉換器22發送信號波形數據。
[0041]本實施例中,所述第二數字處理器21可以采用具有低功耗、高分辨率和快速轉換時間等優點DDS芯片。其中,所述DDS芯片中主要包括頻率控制寄存器、高速相位累加器和正弦計算器三個部