一種基于ZigBee通信的高速圖像數據采集系統的制作方法
【技術領域】
[0001]本實用新型涉及圖像采集技術領域,尤其是一種基于ZigBee通信的高速圖像數據采集系統。
【背景技術】
[0002]眾所周知,近年來,隨著航天技術的飛速發展,飛行器飛行過程中的關鍵參數獲取逐漸成為研究重點。在此背景下,基于圖像、視頻的測試方法和設備已經被廣泛應用于飛行器的研制、試驗和實飛任務中。高速圖像數據龐大的信息量對數據傳輸接口的信號帶寬、傳輸速率提出的要求越來越高【實用新型內容】
[0003]針對上述現有技術中存在的不足,本實用新型的目的在于提供一種基于ZigBee通信的高速圖像數據采集系統。
[0004]為了實現上述目的,本實用新型采用如下技術方案:
[0005]一種基于ZigBee通信的高速圖像數據采集系統,它包括數字相機、接口控制模塊、FPGA邏輯控制器、圖像輸出模塊、液晶顯示屏、第一高速緩存單元、第二高速緩存單元、數據存儲讀取轉發單元、FLAH數據模塊、讀數模塊、監控模塊、CC2530芯片和PC機;
[0006]所述數字相機拍攝畫面信號并將信號輸入至接口控制模塊、所述接口控制模塊將信號進行低壓差分傳輸并將信號輸入至FPGA邏輯控制器,所述FPGA邏輯控制器將信號進行整理并將信號反饋給第一高速緩存單元和圖像輸出模塊,所述圖像輸出模塊將信號進行處理并將信號輸入至液晶顯示屏,所述第一高速緩存單元將信號進行緩存并將信號輸入至FLAH數據模塊,所述FLAH數據模塊將信號進行采集并將信號輸入至數據存儲讀取轉發單元,所述數據存儲讀取轉發單元將信號反饋回第二高速緩存單元并將信號輸入至讀數模塊,所述讀數模塊將信號進行讀數并將信號輸入至CC2530芯片和第二高速緩存單元,所述第二高速緩存單元將信號輸入至FPGA邏輯控制器,所述CC2530芯片將信號通過ZigBee通信協議發送至PC機;
[0007]所述PC機將信號進行整理并將信號通過ZigBee通信協議發送至CC2530芯片,所述CC2530芯片將信號進行整理并將信號輸入至監控模塊,所述監控模塊產生控制信號并將信號輸入至FPGA邏輯控制器。
[0008]優選地,所述接口控制模塊包括第一接口芯片和第二接口芯片,所述第一接口芯片包括若干個驅動器,所述第一接口芯片的輸入端與數字相機連接并通過驅動器將信號輸入至第二接口芯片,所述第二接口芯片包括若干個接收器,所述第二接口芯片通過接收器接受相對應的信號并將信號輸入出至FPGA邏輯控制器。
[0009]優選地,每個所述接收器輸入端并聯有第一電阻。
[0010]由于采用了上述方案,本實用新型通過數字相機實現現場畫面信息的檢測,利用接口控制模塊實現畫面信息的低壓差分傳輸;同時,利用第一高速緩存單元和第二高速緩存單元實現數據的高速緩存,利用數據存儲讀取轉發單元進行存儲和數據傳輸;并且,利用CC2530芯片實現信號的無線通信,其結構簡單,操作方便,具有很強實用性。
【附圖說明】
[0011]圖1是本實用新型實施例的結構原理示意圖;
[0012]圖2是本實用新型實施例的接口控制模塊的結構原理示意圖。
【具體實施方式】
[0013]以下結合附圖對本實用新型的實施例進行詳細說明,但是本實用新型可以由權利要求限定和覆蓋的多種不同方式實施。
[0014]如圖1和圖2所示,本實施例提供的一種基于ZigBee通信的高速圖像數據采集系統,它包括數字相機1、接口控制模塊2、FPGA邏輯控制器3、圖像輸出模塊4、液晶顯示屏5、第一高速緩存單元7、第二高速緩存單元6、數據存儲讀取轉發單元8、FLAH數據模塊10、讀數模塊9、監控模塊11、CC2530芯片12和PC機13;
[0015]數字相機I拍攝畫面信號并將信號輸入至接口控制模塊2、接口控制模塊2將信號進行低壓差分傳輸并將信號輸入至FPGA邏輯控制器3,FPGA邏輯控制器3將信號進行整理并將信號反饋給第一高速緩存單元7和圖像輸出模塊4,圖像輸出模塊4將信號進行處理并將信號輸入至液晶顯示屏5,第一高速緩存單元7將信號進行緩存并將信號輸入至FLAH數據模塊10,FLAH數據模塊10將信號進行采集并將信號輸入至數據存儲讀取轉發單元8,數據存儲讀取轉發單元8將信號反饋回第二高速緩存單元6并將信號輸入至讀數模塊9,讀數模塊9將信號進行讀數并將信號輸入至CC2530芯片12和第二高速緩存單元6,第二高速緩存單元6將信號輸入至FPGA邏輯控制器3,CC2530芯片12將信號通過ZigBee通信協議發送至PC機13;
[0016]PC機13將信號進行整理并將信號通過ZigBee通信協議發送至CC2530芯片12,CC2530芯片12將信號進行整理并將信號輸入至監控模塊11,監控模塊11產生控制信號并將信號輸入至FPGA邏輯控制器3。
[0017]進一步,接口控制模塊2包括第一接口芯片Ul和第二接口芯片U2,第一接口芯片Ul包括若干個驅動器Al,第一接口芯片Ul的輸入端與數字相機I連接并通過驅動器Al將信號輸入至第二接口芯片U2,第二接口芯片U2包括若干個接收器A2,第二接口芯片U2通過接收器A2接受相對應的信號并將信號輸入出至FPGA邏輯控制器3。
[0018]進一步,每個接收器A2輸入端并聯有第一電阻Rl,利用第一電阻Rl有效的保證接收器A2能完好的接受信號。
[0019]本實用新型通過數字相機I實現現場畫面信息的檢測,利用接口控制模塊2實現畫面信息的低壓差分傳輸,檢測到的畫面還通過液晶顯示屏5進行顯示;同時,利用第一高速緩存單元7和第二高速緩存單元6實現數據的高速緩存,利用PLAH數據模塊10進行數據采集,方便系統數據利用,對于數據的存儲則利用數據存儲讀取轉發單元8進行存儲和數據傳輸;并且,利用CC2530芯片12實現信號的無線通信,用戶可通過PC機13進行工作調控,并將信號通過ZigBee通信協議反饋至CC2530芯片12,CC2530芯片12則將信號輸入至監控模塊11,監控模塊11根據輸入的信號進行對FPGA邏輯控制器3的工作調控。
[0020]以上所述僅為本實用新型的優選實施例,并非因此限制本實用新型的專利范圍,凡是利用本實用新型說明書及附圖內容所作的等效結構或等效流程變換,或直接或間接運用在其他相關的技術領域,均同理包括在本實用新型的專利保護范圍內。
【主權項】
1.一種基于ZigBee通信的高速圖像數據采集系統,其特征在于:它包括數字相機、接口控制模塊、FPGA邏輯控制器、圖像輸出模塊、液晶顯示屏、第一高速緩存單元、第二高速緩存單元、數據存儲讀取轉發單元、FLAH數據模塊、讀數模塊、監控模塊、CC2530芯片和PC機; 所述數字相機拍攝畫面信號并將信號輸入至接口控制模塊、所述接口控制模塊將信號進行低壓差分傳輸并將信號輸入至FPGA邏輯控制器,所述FPGA邏輯控制器將信號進行整理并將信號反饋給第一高速緩存單元和圖像輸出模塊,所述圖像輸出模塊將信號進行處理并將信號輸入至液晶顯示屏,所述第一高速緩存單元將信號進行緩存并將信號輸入至FLAH數據模塊,所述FLAH數據模塊將信號進行采集并將信號輸入至數據存儲讀取轉發單元,所述數據存儲讀取轉發單元將信號反饋回第二高速緩存單元并將信號輸入至讀數模塊,所述讀數模塊將信號進行讀數并將信號輸入至CC2530芯片和第二高速緩存單元,所述第二高速緩存單元將信號輸入至FPGA邏輯控制器,所述CC2530芯片將信號通過ZigBee通信協議發送至PC機; 所述PC機將信號進行整理并將信號通過ZigBee通信協議發送至CC2530芯片,所述CC2530芯片將信號進行整理并將信號輸入至監控模塊,所述監控模塊產生控制信號并將信號輸入至FPGA邏輯控制器。2.如權利要求1所述的一種基于ZigBee通信的高速圖像數據采集系統,其特征在于:所述接口控制模塊包括第一接口芯片和第二接口芯片,所述第一接口芯片包括若干個驅動器,所述第一接口芯片的輸入端與數字相機連接并通過驅動器將信號輸入至第二接口芯片,所述第二接口芯片包括若干個接收器,所述第二接口芯片通過接收器接受相對應的信號并將信號輸入出至FPGA邏輯控制器。3.如權利要求2所述的一種基于ZigBee通信的高速圖像數據采集系統,其特征在于:每個所述接收器輸入端并聯有第一電阻。
【專利摘要】本實用新型涉及圖像采集技術領域,尤其是一種基于ZigBee通信的高速圖像數據采集系統。它包括數字相機、接口控制模塊、FPGA邏輯控制器、圖像輸出模塊、液晶顯示屏、第一高速緩存單元、第二高速緩存單元、數據存儲讀取轉發單元、FLAH數據模塊、讀數模塊、監控模塊、CC2530芯片和PC機。本實用新型通過數字相機實現現場畫面信息的檢測,利用接口控制模塊實現畫面信息的低壓差分傳輸;同時,利用第一高速緩存單元和第二高速緩存單元實現數據的高速緩存,利用數據存儲讀取轉發單元進行存儲和數據傳輸;并且,利用CC2530芯片實現信號的無線通信,其結構簡單,操作方便,具有很強實用性。
【IPC分類】H04N7/18
【公開號】CN205179253
【申請號】CN201520973029
【發明人】張博凱, 田瑞雪
【申請人】張博凱
【公開日】2016年4月20日
【申請日】2015年11月27日