一種視頻采集壓縮電路的制作方法
【技術領域】
[0001]本實用新型涉及一種視頻采集壓縮電路,具體是一種采用專用視頻解碼芯片和視頻壓縮芯片配合A RM處理器實現視頻采集壓縮的系統電路,屬于視頻處理技術領域。
【背景技術】
[0002]隨著多媒體技術的發展,數據量龐大成了視頻處理的一個突出問題;在圖像幀率及分辨率要求比較高的場合,僅用專用的視頻壓縮芯片或通用的高性能數字信號處理芯片(DSP),均無法獲得令人滿意的效果。為此,人們提出了多種解決方案,其中比較有代表性的方案有兩種:一種是在中央控制器的調度下,兩片或多片視頻處理芯片并行對視頻數據進行處理。另一種是整個視頻處理系統由視頻采集子系統和視頻壓縮子系統共同完成視頻處理。
[0003]無論采用上述何種技術路線,現有技術中普遍使用的核心處理器均為DSP芯片,但是,基于DSP的解決方案開發成本高,開發難度大。
[0004]此外廣泛采用的視頻解碼器SAA7113H芯片在上電后,芯片不是立即采集模擬視頻信號進行A/D轉換處理,輸出數字信號,它必須由前端控制器通過I2C串行總線對其內部寄存器進行初始化設置后,才能正常工作。現有技術中往往采用核心控制器對SAA7113H芯片進行初始化設置,使其能夠正常工作,然而這不但不利于節約核心控制器(現有技術中通常采用數字信號處理器)的內部資源,也不利于軟件調試,這又進一步增加了開發難度。
【實用新型內容】
[0005]針對現有技術存在的上述不足,本實用新型的目的是:怎樣提供開發難度小,并且能節約視頻采集系統主控芯片內部資源,便于調試的視頻采集電路。
[0006]為了實現上述目的,本實用新型采用了以下的技術方案。
[0007]一種視頻采集壓縮電路,其特征在于:包括ARM處理器,視頻解碼芯片,視頻壓縮模塊和單片機;所述視頻解碼芯片為SAA7113H芯片;
[0008]所述視頻解碼芯片的模擬視頻信號輸入口 VIN與CCD攝像頭的輸出端相連接;視頻解碼芯片的數字視頻信號輸出口 V0UT與視頻壓縮模塊的視頻輸入口相連接,視頻壓縮模塊的視頻流輸出口與ARM處理器的視頻數據輸入口相連接;
[0009]視頻解碼芯片的時鐘端SCL與單片機的輸入輸出口相連接,視頻解碼芯片的數據端SDA與單片機的輸入輸出口相連接。
[0010]進一步的,所述單片機為AT89C51芯片。
[0011]更進一步的,所述ARM處理器還與FLASH存儲器相連接。
[0012]相比現有技術,本實用新型具有如下優點:
[0013]本實用新型中,采用專用視頻解碼芯片、專用視頻壓縮芯片以及ARM處理器協同配合實現視頻的采集、壓縮以及存儲等處理,選用的專用視頻處理芯片均為單片芯片,且功能集成度高,而采用的核心處理器也具有使用廣泛,為多數開發人員所熟練使用,軟件開發難度小的特點,因此本系統具有便于降低軟硬件開發難度的優點。
[0014]此外,本實用新型中,利用單片機的兩個輸入輸出端口模擬I2C的串行數據端SDA、串行時鐘端SCL,按照I2C協議的時序進行配置,配置后SAA7113H芯片按奇偶場的順序輸出PAL制的數字視頻信號,實現視頻解碼,因此與現有技術所采用的由核心控制器對SAA7113H芯片進行初始化設置的方式相比,本實用新型具有節省核心控制器的內部資源,而且便于軟件調試的優點。
【附圖說明】
[0015]圖1為本實用新型的電路結構圖;
【具體實施方式】
[0016]下面結合附圖和【具體實施方式】對本實用新型作進一步詳細說明。
[0017]—、電路連接關系
[0018]如圖1所示,本實用新型從功能上可以劃分為兩部分:
[0019](一 )視頻采集電路的主體架構是:包括ARM處理器,視頻解碼芯片和視頻壓縮模塊。視頻解碼芯片的模擬視頻信號輸入口 VIN與CCD攝像頭的輸出端相連接;視頻解碼芯片的數字視頻信號輸出口 V0UT與視頻壓縮模塊的視頻輸入口相連接,視頻壓縮模塊的視頻流輸出口與ARM處理器的視頻數據輸入口相連接。
[0020]視頻解碼芯片為SAA7113H芯片,視頻壓縮模塊采用G07007SB芯片,ARM處理器采用S3C2410芯片;
[0021]( 二)頻解碼芯片配置電路連接關系是:
[0022]視頻解碼芯片的串行時鐘端SCL與單片機的輸入輸出口相連接,視頻解碼芯片的串行數據端SDA與單片機的輸入輸出口相連接。具體的可采用單片機的兩位普通并行輸入輸出口實現,例如,采用單片機的引腳P1.0和PL 1模擬I2C的SDA、SCL,按照I2C協議的時序進行配置。
[0023]二、本實用新型的工作原理如下:
[0024]CCD攝像頭將光信號轉化為模擬視頻信號,視頻解碼器(SAA7113H芯片)將模擬視頻信號轉換為PAL制的數字視頻信號,該數字信號被視頻壓縮模塊G07007SB芯片壓縮處理后以視頻流形式輸出,而S3C2410芯片和G07007SB芯片之間則通過HPI通信實現數據交換。
[0025]S3C2410芯片還可以將從G07007SB芯片接收到的視頻數據暫存到片外FLASH存儲器中,從而完成了視頻數據的采集、壓縮以及存儲等一系列處理。
[0026]而視頻解碼芯片為SAA7113H芯片的配置是這樣完成的:單片機的引腳P1.0和P1.1模擬I2C的SDA、SCL,按照I2C協議的時序對SAA7113H芯片進行配置;根據實際需要單片機可設置SAA7113H芯片的相關功能,如配置芯片的寄存器、復位芯片、使能芯片、改變芯片模式等。
[0027]SAA7113H芯片的時鐘由一片24.576MHz的晶振提供,產生內部所需的LLC信號及其二分頻信號LLC2。其中LLC2信號用于同步整個圖像采集系統,一個LLC2周期采集一個象素的圖像數據。
[0028]最后說明的是,以上實施例僅用以說明本實用新型的技術方案而非限制,盡管參照較佳實施例對本實用新型進行了詳細說明,本領域的普通技術人員應當理解,可以對本實用新型的技術方案進行修改或者等同替換,而不脫離本實用新型技術方案的宗旨和范圍,其均應涵蓋在本實用新型的權利要求范圍當中。
【主權項】
1.一種視頻采集壓縮電路,其特征在于:包括ARM處理器,視頻解碼芯片,視頻壓縮模塊和單片機;所述視頻解碼芯片為SAA7113H芯片; 所述視頻解碼芯片的模擬視頻信號輸入口 VIN與CCD攝像頭的輸出端相連接;視頻解碼芯片的數字視頻信號輸出口 VOUT與視頻壓縮模塊的視頻輸入口相連接,視頻壓縮模塊的視頻流輸出口與ARM處理器的視頻數據輸入口相連接; 視頻解碼芯片的時鐘端SCL與單片機的輸入輸出口相連接,視頻解碼芯片的數據端SDA與單片機的輸入輸出口相連接。2.根據權利要求1所述的一種視頻采集壓縮電路,其特征在于,所述單片機為AT89C51芯片。3.根據權利要求1或者2所述的一種視頻采集壓縮電路,其特征在于,所述ARM處理器還與FLASH存儲器相連接。
【專利摘要】本實用新型公開了一種視頻采集壓縮電路,包括ARM處理器,視頻解碼芯片,視頻壓縮模塊和單片機;視頻解碼芯片為SAA7113H芯片;視頻解碼芯片的模擬視頻信號輸入口VIN與CCD攝像頭的輸出端相連接;視頻解碼芯片的數字視頻信號輸出口VOUT與視頻壓縮模塊的視頻輸入口相連接,視頻壓縮模塊的視頻流輸出口與ARM處理器的視頻數據輸入口相連接;視頻解碼芯片的時鐘端SCL與單片機的輸入輸出口相連接,視頻解碼芯片的數據端SDA與單片機的輸入輸出口相連接。本實用新型具有軟件開發難度小,開發成本低,并且有利于節省核心控制器的內部資源,便于調試的優點。
【IPC分類】H04N19/42, H04N5/232
【公開號】CN205081868
【申請號】CN201520868632
【發明人】張仕海, 何曉明, 趙雁
【申請人】樂山職業技術學院
【公開日】2016年3月9日
【申請日】2015年10月27日