專利名稱:多功能可編程異步傳輸模式信元接口模塊的制作方法
技術領域:
本實用新型涉及通信領域中的一種多功能可編程異步傳輸模式(簡稱ATM)信元接口模塊。特別適用于作2Mb/s無線信元接口和2Mb/s標準信元接口的通信模塊器件。
背景技術:
現有標準信元接口芯片或模塊不能同時支持2Mb/s無線信元接口和2Mb/s標準信元接口,不支持抗衰落幀同步功能,不支持信元前向糾錯功能,不能適應散射通信等無線衰落信道通信。
發明內容
本實用新型所要解決的技術問題就是提供一種能支持2Mb/s無線及標準ATM接口、及在散射通信等衰落信道高誤碼率環境下信元傳輸的多功能可編程ATM信元接口模塊,且本實用新型還具有集成化程度高,配置靈活,開通、維護、操作簡單,結構緊湊,體積小,重量輕等特點。
本實用新型所要解決的問題由下列技術方案實現本實用新型它由雙口存儲器1、選擇器2、3、線路驅動4、電源模塊5、無線信元通道、標準信元通道構成,無線信元通道由信元變換器5、RS編解碼器6、信元映射器7、速率適配器8、抗衰落幀同步成幀器9構成,標準信元通道由信元解析器10、信元定界糾錯器11、信元加擾去耦器12、信元緩存器13、E1成幀器14構成,其中雙口存儲器1出入端1至16腳通過16數據總線與外接信元接口模塊A端口連接、出入端17至32腳通過16根數據總線與選擇器2出入端1至16腳連接,選擇器2出入端17至32腳通過16根數據總線依次與無線信元通道中的信元變換器5、RS編解碼器6、信元映射器7、速率適配器8、抗衰落幀同步成幀器9各出入端1至16腳、16至32腳串聯連接后再與選擇器3出入端1至16腳連接、出入端33至48腳通過16根數據總線依次與標準信元通道中的信元解析器10、信元定界糾錯器11、信元加擾去耦器12、信元緩存器13、E1成幀器14各出入端1至16腳、17至32腳串聯連接后再與選擇器3出入端17至32腳連接;選擇器3出入端33至48腳通過16根數據總線與線路驅動器4出入端1至16腳連接,線路驅動器4出入端17至32腳與外接E1承載接口B端口連接,雙口存儲器1、線路驅動器4、無線信元通道和標準信元通道中各部件的入端35腳與電源模塊15出端+V電壓端連接、入端36腳接地端,選擇器2、3各入端49腳與電源模塊15出端+V電壓端連接、入端50腳接地端。
本實用新型相比背景技術具有如下優點1、本實用新型無線及標準信元通道采用多功能可編程器件設計、能支持2Mb/s無線及標準ATM信元接口通信連接。
2、本實用新型通道中采用了抗衰落幀同步技術及RS前向糾錯設計,能適應無線信道的誤碼突發、高誤碼率的惡劣傳輸環境,特別能在散射等衰落信道高誤碼率環境下信元傳輸通信。
3、本實用新型采用可編程器件制作,集成化程度高,使配置更靈活,開通、維護、操作簡單,結構緊湊、體積小,重量輕,適合模塊化應用等優點。
圖1是本實用新型實施例的電原理圖。
具體實施方式
參照圖1、本實用新型由雙口存儲器1、選擇器2、3、線路驅動器4、電源模塊5、無線信元通道和標準信元通道組成,無線信元通道由信元變換器5、RS編解碼器6、信元映射器7、速率適配器8、抗衰落幀同步成幀器9構成,標準信元通道由信元解析器10、信元定界糾錯器11、信元加擾去耦器12、信元緩存器13、E1成幀器14構成。圖1是本實用新型實施例的電原理圖,按圖1連接線路。雙口存儲器1作用緩存信元,實施例采用市售CY7COOSV-15AC、64K×8雙口存儲器用件制作。選擇器2、3作用選擇無線ATM信元傳輸或選擇標準ATM信元傳輸,實施例采用ETF10K100型可編程邏輯器件制作。線路驅動器4作用完成符合E1標準化線路接口驅動及接收、進行時鐘提取及HDB3碼型變換及反變換,完成承載則線路接口(LTU),實施例采用市售CS61575型驅動集成電路制作。信元變換器5作用完成從信元總線到無線信元的變換,實施例采用市售通用可編程邏輯器件FPGA制作。RS編解碼器6作用進行RS(62,50,6)碼的編碼及解碼,實施例采用市售LM64711型集成RS編碼器和LM64714型RS解碼器制作。信元映射器7作用完成信元總線到無線信元映射,實施例采用市售通用可編程邏輯器件制作。速率適配器8作用完成從8Mb/s速率總線適配成2Mb/s速率接口,實施例采用市售可編程邏輯器件制作。抗衰落幀同步成幀器9作用能適應無線信道的誤碼突發、高誤碼率的惡劣傳輸環境,特別是能在散射通信等衰落信道高誤碼率下信元的傳輸,實施例采用市售PMC6341型成幀的集成電路制作。信元解析器(10)作用解析信元虛電路VCI/VPI值,采用市售可編程邏輯器件制作。信元定界糾錯器11作用是對標準信元定界、糾正信元頭的錯誤,實施例采用市售可編程邏輯FPGA器件制作。信元加擾去耦器12作用是對信元串行碼流進行加擾或去耦,實施例采用可編程邏輯器件FPGA制作。信元緩存器13作用緩存信元,實施例采用市售CY7COOSV-15AC型存儲器集成電路制作。E1成幀器14作用完成幀定位、定時鐘提取、線路接收及驅動、CRC校驗、輸出收發時鐘等功能,實施例采用市售PMC6341型成幀器集成電路制作。電源模塊15作用提供各部件的直流工作電壓,實施例采用市售集成穩壓直流電源模塊器件制作,其輸出+V電壓為+3.3V電壓。
本實用新型簡要工作原理如下1、無線ATM信元傳輸由無線信元通道完成。在發送方向(從中繼側到承載側),通過業務中繼信元接口模塊A端口輸入雙口存儲器1的信號,根據信元的虛電路值(VCI/VPI值),寫入相應的雙口存儲器1中,選擇器2再從雙口存儲器1中讀取信元,經信元變換器5、RS編解碼器6完成RS編碼,再輸入信元映射器7完成國際電聯G.704標準承載幀的映射。再經速率適配器8、抗衰落幀同步成幀器7對信元處理,由選擇器3選擇后輸入線路驅動器4,把信元輸入E1承載接口B端口輸出。在接收方向(從承載側到中繼側)工作過程同上述相反,首先由線路驅動器4完成HDB3譯碼、經選擇器3選擇通道后,由抗衰落幀同步成幀器9抗衰落同步,再由RS編解碼器6解碼及信元變換器5進行信元變換,將信元寫入信元雙口存儲器1中,由信元接口模塊A端口輸出,完成通信的收、發功能。
2、標準ATM信元傳輸由標準信元通道完成。在發送方向(從中繼側到承載側)通過業務中繼信元接口模塊A端口輸入雙口存儲器1的信元。根據信元虛通路VCI/VPI值,寫入相應的雙口存儲器1中,標準信元通道從雙口存儲器1中讀取信元,并且由標準信元通道的各部件完成信元適配、信元加擾、信元到G.704標準承載幀的映射,及線路接收、驅動、時鐘提取、HDB3碼型變換/反變換,由線路驅動器4把信元輸入E1承載接口B端口輸出。在接收方向(從承載側到中繼側)工作過程同上相反,首先由線路驅動器4完成HDB3譯碼,由標準信元通道各部件完成信元抗衰落幀同步、信元去耦,信元定界及信元轉換,將信元寫入信元雙口存儲器1中,由信元接口模塊A端口輸出,完成通信的收發功能。
本實用新型安裝結構如下把圖1中的所有電路元器件按圖1連接線路安裝在一塊尺寸長×寬為290×280毫米印制板上,印刷板安裝在一塊尺寸長×寬為437×324毫米的背板上,印制板和背板安裝在一個尺寸長×寬×高為482×440×621毫米的交換機機箱內,在前面上安裝出入端口A、B端口的電纜插座、電源開關,組裝成本實用新型。
權利要求1.一種多功能可編程異步傳輸模式信元接口模塊,它由雙口存儲器(1)、選擇器(2)、(3)、線路驅動(4)、電源模塊(5)構成,其特征在于還有無線信元通道、標準信元通道構成,無線信元通道由信元變換器(5)、RS編解碼器(6)、信元映射器(7)、速率適配器(8)、抗衰落幀同步成幀器(9)構成,標準信元通道由信元解析器(10)、信元定界糾錯器(11)、信元加擾去耦器(12)、信元緩存器(13)、E1成幀器(14)構成,其中雙口存儲器(1)出入端1至16腳通過16數據總線與外接信元接口模塊A端口連接、出入端17至32腳通過16根數據總線與選擇器(2)出入端1至16腳連接,選擇器(2)出入端17至32腳通過16根數據總線依次與無線信元通道中的信元變換器(5)、RS編解碼器(6)、信元映射器(7)、速率適配器(8)、抗衰落幀同步成幀器(9)各出入端1至16腳、16至32腳串聯連接后再與選擇器(3)出入端1至16腳連接、出入端33至48腳通過16根數據總線依次與標準信元通道中的信元解析器(10)、信元定界糾錯器(11)、信元加擾去耦器(12)、信元緩存器(13)、E1成幀器(14)各出入端1至16腳、17至32腳串聯連接后再與選擇器(3)出入端17至32腳連接;選擇器(3)出入端33至48腳通過16根數據總線與線路驅動器(4)出入端1至16腳連接,線路驅動器(4)出入端17至32腳與外接E1承載接口B端口連接,雙口存儲器(1)、線路驅動器(4)、無線信元通道和標準信元通道中各部件的入端35腳與電源模塊(15)出端+V電壓端連接、入端36腳接地端,選擇器(2)、(3)各入端49腳與電源模塊(15)出端+V電壓端連接、入端50腳接地端。
專利摘要本實用新型公開了一種多功能可編程ATM信元接口模塊,它涉及通信領域中2Mb/s無線信元接口和標準信元接口的通信模塊器件。它由雙口存儲器、選擇器、線路驅動器、無線信元通道、標準信元通道、電源模塊等部件組成。本實用新型無線及標準信元通道采用了抗衰落幀同步技術及RS前向糾錯技術,達到能適應無線信道的誤碼突發、高誤碼率的惡劣傳輸環境,以及在散射通信等衰落信道高誤碼率環境下信元傳輸的目的。且本實用新型還具有集成化程度高、配置靈活、操作簡單、體積小、重量輕等優點,特別適用于作無線信道高誤碼率的信元傳輸通信模塊器件。
文檔編號H04L12/42GK2641931SQ0326996
公開日2004年9月15日 申請日期2003年9月24日 優先權日2003年9月24日
發明者孫學斌, 李興和, 方強, 郝業, 孟利欣, 張燕, 常耀娥 申請人:中國電子科技集團公司第五十四研究所