測電路16根據基準電壓確定USBIN電壓或ACIN電壓達到閾值電壓時,則向第二 LD014提供使能信號,使第二 LD014中的第三NMOS管截止、第四NMOS管導通,第二 LD014的工作模式為LDO全功耗工作模式。這時,第二 LD014為基準電路15提供穩定的輸入電壓,電壓檢測電路16向芯片提供開機使能信號,芯片開始正常上電工作。
[0055]其中,所述第五PMOS管為調整管,所述第三NMOS管、第四NMOS管為使能開關管,用于接收使能信號與反使能信號;所述第五PMOS管的尺寸不但要滿足第二LD014工作電流能力要求,還需要比較小的RDSON電阻,以防止輸出電壓與輸入電壓差值過大,影響LDO的精度;其中,所述工作電流與基準電路15的功耗有關,工作電流一般應該滿足基準電路15功耗的至少2倍以上;RDS0N電阻值需要滿足在第二 LD014輸出最大電流時,第五PMOS的壓降不影響輸出電壓的條件。
[0056]所述第一 0ΡΑ、第二 OPA的結構需要根據基準電壓、基準電路的精度、噪聲等要求確定,本實施例中第一 0ΡΑ、第二 OPA的結構采用PMOS輸入的串疊式(cascode)輸出。
[0057]實施例二
[0058]圖4所示為本發明實施例二提供的用于電源控制的方法示意圖,該方法主要包括以下幾個步驟:
[0059]步驟401,第一電源選擇電路在USBIN電壓、ACIN電壓中選擇電壓較高的一路電壓作為第一輸出電壓;
[0060]步驟402,第一 LDO通過自啟動電路啟動,并對所述第一輸出電壓進行降壓作為第二輸出電壓;并在收到基準電壓后,關閉自啟動電路;
[0061]本步驟中,由于輸入電壓比較高,所以第一輸出電壓有可能達到1V以上,因此,第一LDO將第一輸出電壓將到5V以下的電壓域內;并將降壓后的第一輸出電壓提供至第二電源選擇電路;
[0062]這里,在輸入電壓剛接入時,基準電路還未啟動,所述第一 LDO根據自身的自啟動模塊,自動啟動,對第一輸出電壓進行降壓;當基準電路啟動,所述第一 LDO在收到基準電壓后,關閉自啟動電路,以降低功耗。
[0063]具體的,所述第一 LD0,如圖2所示,包括:第一 0ΡΑ、第一 PM0S、第二 PM0S、第三PM0S、第四PM0S、第一 NM0S、第二 NM0S、第一電阻R1、第二電阻R2、第三電阻R3、電容Cl ;其中,
[0064]所述第一 OPA的第一輸入端接收第一輸出電壓,第二輸入端連接在所述第一電阻Rl與所述第二電阻R2相連的中間部分,所述第一 OPA的輸出端與所述第一 PMOS的柵極連接;所述第一 PMOS的漏極作為輸出,與第一電阻Rl的一端連接;所述第一 PMOS的源極與所述第二 PMOS的源極、所述第三PMOS的源極及所述第四PMOS的源極相連接;所述第二 PMOS的漏極與電容Cl的一端相連,所述電容Cl的另一端與所述第二 NOMS的柵極相連接,并連接在所述第二電阻R2與所述第三電阻R3相連的中間部分;所述第二 PMOS的柵極與所述第三PMOS的柵極、漏極及所述第一 NMOS的漏極相連接;所述第四PMOS的柵極、漏極與所述第二 NMOS的漏極相連接;所述第二 NMOS的源極與所述第一 NMOS的源極相連接,并連接在所述第三電阻R3的另一端;所述第一電阻Rl與所述第二電阻R2和所述第三電阻R3串聯連接在所述第一 PMOS的漏極與所述第一 NMOS的源極之間;所述第一 NMOS的柵極接收偏置電流;
[0065]所述第一 0ΡΑ、第一 PM0S、第一電阻R1、第二電阻R2、第三電阻R3構成第一級電路;所述第二 PM0S、第三PM0S、第四PM0S、第一 NM0S、第二 NM0S、電容Cl構成自啟動電路。
[0066]這里,當輸入電壓剛剛接入時,基準電路還未向第一 LDO提供基準信號,此時,A點為低電平,第一 OPA不工作,第一 NMOS處于導通狀態,第二 NMOS處于截止狀態,第一級電路中的電流將第二 PMOS的柵極拉低,第二 PMOS導通,同時將B點拉高,B點與輸出連接作為第一 LDO的輸出;這時,第一 LDO完成自啟動;當第一 LDO接收到基準電壓,第一 OPA開始工作,輸出有電壓,那么A點也有電壓輸出,將第二 NMOS導通,因為第二 NMOS的電流將大于第一 NMOS中的電流,所以,第三PMOS則將第二 PMOS的柵極拉高,使第二 PMOS處于截止狀態,從而關閉自啟動電路。
[0067]步驟403,第二電源選擇電路在第二輸出電壓和VBAT中選擇電壓較高的一路電壓作為第三輸出電壓;
[0068]步驟404,第二 LDO將第三輸出電壓作為第一輸入電壓提供給基準電路,所述基準電路根據所述第一輸入電壓輸出基準電壓;
[0069]本步驟中,所述基準電路根據所述第一輸入電壓為電壓檢測電路、第一 LD0、第二LDO提供不同的基準電壓。
[0070]步驟405,電壓檢測電路根據基準電壓確定USBIN電壓或ACIN電壓達到閾值電壓時,為第二 LDO提供使能信號;
[0071]本步驟中,所述第二 LDO收到使能信號后,自身向基準電路提供第一輸入電壓;
[0072]本步驟還包括:電壓檢測電路根據基準電壓確定USBIN電壓和ACIN電壓均沒有達到閾值電壓時,停止為第二 LDO提供使能信號;這里所述閾值電壓可以為電源芯片的啟動電壓,所述啟動電壓一般在2.8V-3.6V之間;
[0073]所述第二 LDO在所述電壓檢測電路停止提供使能信號后,繼續將第三輸出電壓作為第一輸入電壓提供給基準電路,并將自身工作模式調整為電壓跟隨模式。
[0074]這里,所述第二 LDO,如圖3所示,包括:第二 OPA、第五PMOS、第三NMOS、第四NMOS、第四電阻R4、第五電阻R5 ;其中,
[0075]所述第五PMOS的柵極與漏極、所述第二 OPA的輸出端、及所述第三NMOS的漏極相連接,所述第五PMOS的源極接收第三輸出電壓,所述第五PMOS的漏極作為輸出,與第四電阻R4的一端連接;所述第二 OPA的第三輸入端接收基準電壓,第四輸入端連接所述第四電阻R4和所述第五電阻R5相連的中間部分,第五輸入端接收第三輸出電壓,第六輸入端接收使能信號;所述第三NMOS的源極與所述第四NMOS的源極相連,并連接接地點,所述第三NMOS的柵極接收反使能信號;所述第四NMOS的柵極接收使能信號,漏極與所述第五電阻R5的一端相連;所述第四電阻R4與所述第五電阻R5串聯連接在第五PMOS的漏極和第四NMOS的漏極之間。
[0076]具體的,當輸入電壓剛剛接入時,所述電壓檢測電路根據基準電壓確定USBIN電壓和ACIN電壓均沒有達到閾值電壓時,則不會向第二 LDO提供使能信號;那么,第二 LDO關閉第二 0ΡΑ,并將第五PMOS管的柵極與接地點相連接;這樣,就產生了一個直接從電源到輸出的通路,所以,第二 LDO的輸出電壓就跟隨了電源電壓,即第二 LDO的工作模式為電壓跟隨模式,以節省功耗。
[0077]當輸入電壓一直存在,電壓檢測電路根據基準電壓確定USBIN電壓或ACIN電壓達到閾值電壓時,則向第二 LDO提供使能信號,使第二 LDO中的第三NMOS管截止、第四NMOS管導通,第二 LDO的工作模式為LDO全功耗工作模式。這時,第二 LDO為基準電路提供穩定的輸入電壓,電壓檢測電路向芯片提供開機使能信號,芯片開始正常上電工作。
[0078]另外,當沒有USBIN電壓或ACIN電壓輸入時,此時第一電源選擇電路和第二電源選擇電路不工作,而且第二 LD