驅動器以及電子設備的制造方法
【技術領域】
[0001 ] 本發明涉及一種驅動器以及電子設備等。
【背景技術】
[0002]在投影儀或信息處理裝置、便攜型信息終端等各種電子設備中使用了顯示裝置(例如液晶顯示裝置)。在這種顯示裝置中高精細化在進步,伴隨于此,驅動器對一個像素進行驅動的時間變短。例如,作為對電光面板(例如液晶顯示面板)進行驅動的方法,存在相位展開驅動。在該驅動方法中,例如一次對八條源極線進行驅動,并將其重復160次,從而對1280條源極線進行驅動。在對WXGA(1280X 768像素)的面板進行驅動的情況下,將上述160次的驅動(即一條水平掃描線的驅動)重復768次。當將刷新頻率設為60Hz時,通過簡單計算可知,每一像素的驅動時間為大約135毫微秒。實際上,由于存在不對像素進行驅動的期間(例如消隱期間等),因此每一像素的驅動時間進一步縮短為大約70毫微秒左右。
[0003]伴隨著上述這種的像素的驅動時間的縮短,通過放大電路而在時間內完成數據電壓的寫入越來越困難。作為解決這種課題的驅動方法,考慮到通過電容器的電荷再分配來對電光面板進行驅動的方法(以下,稱為“電容驅動”)。例如,在專利文獻1、2中公開了一種將電容器的電荷再分配用于D/A轉換的技術。在D/A轉換電路中,驅動側的電容與負載側的電容均被內置于IC(integrated-circuit:集成電路)中,從而在這些電容之間產生電荷再分配。例如,將這種D/A轉換電路的負載側的電容替換成IC外部的電光面板的電容,并作為驅動器來使用。在該情況下,在驅動器側的電容與電光面板側的電容之間,電荷再分配被實施。
[0004]在像這樣使用電荷再分配的電容驅動中,與能夠自由地供給電荷的放大電路相比,存在數據電壓的精度降低的課題。作為解決這種課題的驅動方法,考慮到在開始實施通過電容驅動而進行的高速的驅動之后進一步通過放大電路而輸出高精度的數據電壓的方法(以下,稱為“電壓驅動”)。在該情況下,設置有將與灰度數據相對應的電壓向放大電路輸出的D/A轉換電路。
[0005]然而,在D/A轉換電路的輸出(放大電路的輸入)向與灰度數據相對應的電壓進行置位的時間較長的情況下,存在對該輸出進行接收的放大電路的輸出向數據電壓進行置位的時間變長的課題。因此,存在有無法在像素的寫入時間內寫入高精度的數據電壓的可能性。
[0006]專利文獻1:日本特開號公報
[0007]專利文獻2:日本特開號公報
【發明內容】
[0008]根據本發明的幾個方式,能夠提供一種在電壓驅動中可縮短放大電路的輸出的置位時間的驅動器及電子設備等。
[0009]本發明的一個方式涉及一種驅動器,包括:電容器驅動電路,其將與灰度數據相對應的第I至第η電容器驅動電壓向第I至第η電容器驅動用節點輸出,其中,η為2以上的自然數;電容器電路,其具有被設置于所述第I至第η電容器驅動用節點與數據電壓輸出端子之間的第I至第η電容器;電壓驅動電路,其實施將與所述灰度數據相對應的數據電壓向所述數據電壓輸出端子輸出的電壓驅動;輔助用電壓設定電路,其在所述電壓驅動開始之前將所述電壓驅動電路的輸入節點設定為與所述數據電壓輸出端子的電壓相對應的電壓。
[0010]根據本發明的一個方式,在通過電壓驅動電路而進行的電壓驅動開始之前,通過輔助用電壓設定電路而將電壓驅動電路的輸入節點設定為與數據電壓輸出端子的電壓相對應的電壓。由此,能夠通過輔助用電壓設定電路而使電壓驅動電路的輸入高速地置位,從而能夠在電壓驅動中縮短放大電路的輸出的置位時間。
[0011]此外,在本發明的一個方式中,可以采用如下方式,S卩,所述輔助用電壓設定電路具有被設置于所述電壓驅動電路的所述輸入節點與所述數據電壓輸出端子之間的開關電路。
[0012]通過采用這種方式,能夠通過使開關電路成為導通從而使電壓驅動電路的輸入節點與數據電壓輸出端子連接。由于數據電壓輸出端子通過電容驅動而輸出數據電壓,因此能夠經由開關電路而通過高速的電容驅動對電壓驅動電路的輸入節點進行充電。
[0013]此外,在本發明的一個方式中,可以采用如下方式,S卩,所述輔助用電壓設定電路的所述開關電路在所述電壓驅動開始之前從導通成為斷開。
[0014]通過在電壓驅動開始之前使開關電路成為導通,從而能夠在電壓驅動開始之前將電壓驅動電路的輸入電壓設定為與數據電壓相對應的電壓。由此,能夠縮短從開始進行電壓驅動起至電壓驅動電路的輸出電壓置位于準確的數據電壓為止的時間。
[0015]此外,在本發明的一個方式中,可以采用如下方式,S卩,所述輔助用電壓設定電路的所述開關電路在所述電容驅動開始以后成為導通,并在所述電壓驅動開始之前成為斷開。
[0016]在經由輔助用電壓設定電路的開關電路而使電壓驅動電路的輸出端與輸入端連接在一起的情況下,電壓驅動電路的輸出變得不確定。對于這一點,根據本發明的一個方式,通過使開關電路在電壓驅動開始之前成為斷開,從而能夠在電壓驅動電路開始進行輸出之前將電壓驅動電路的輸入節點與數據電壓輸出端子切斷。
[0017]此外,在本發明的一個方式中,可以采用如下方式,即,所述電壓驅動電路具有:放大電路,其輸出所述數據電壓;電壓驅動用開關電路,其被設置在所述放大電路的輸出端與所述數據電壓輸出端子之間。
[0018]由于與通過放大電路實施的驅動相比電容驅動更為高速,因此當同時實施電壓驅動和電容驅動時,會向放大電路的輸出被吸引從而使向數據電壓的漸近變慢。對于這一點,根據本發明的一個方式,通過設置電壓驅動用開關電路,從而將放大電路的輸出端與數據電壓輸出端子切斷,由此能夠通過高速的電容驅動而輸出數據電壓。
[0019]此外,在本發明的一個方式中,可以采用如下方式,S卩,所述電壓驅動用開關電路在所述輔助用電壓設定電路的所述開關電路導通的期間內成為斷開。
[0020]此外,在本發明的一個方式中,可以采用如下方式,S卩,所述電壓驅動用開關電路在所述電壓驅動開始時成為導通。
[0021]通過采用這種方式,能夠在電壓驅動電路的輸入節點與數據電壓輸出端子被連接的期間(輔助用電壓設定電路的開關電路成為導通的期間)內,將放大電路的輸出端與數據電壓輸出端子切斷。由此,能夠防止放大電路的輸出端與輸入端經由開關電路而短路的情況。
[0022]此外,在本發明的一個方式中,可以采用如下方式,即,包括D/A轉換電路,所述D/A轉換電路從多個基準電壓中選擇與所述灰度數據相對應的基準電壓,并將所選出的所述基準電壓向所述電壓驅動電路的所述輸入節點輸出。
[0023]如上文所述,D/A轉換電路為向電壓驅動電路的輸入節點輸出基準電壓的電路。根據本發明的一個方式,能夠通過輔助用電壓設定電路而對該輸入節點的向基準電壓的變化進行輔助。由此,能夠使電壓驅動電路的輸入節點高速地達到基準電壓。
[0024]此外,在本發明的一個方式中,可以采用如下方式,即,包括生成多個基準電壓的基準電壓生成電路,所述D/A轉換電路具有輸入節點切斷用開關電路,所述輸入節點切斷用開關電路在所述輔助用電壓設定電路的所述開關電路成為導通期間內,將所述電壓驅動電路的所述輸入節點與所述基準電壓生成電路的輸出端之間切斷。
[0025]當在基準電壓生成電路的輸出端與電壓驅動電路的輸入節點被連接在一起的狀態下輔助用電壓設定電路的開關電路成為導通時,基準電壓生成電路的輸出端與數據電壓輸出端子將會短路。在該情況下,有可能無法保持電容驅動的電荷守恒。對于這一點,根據本發明的一個方式,由于在輔助用電壓設定電路的開關電路成為導通的期間內輸入節點切斷用開關電路成為斷開,因此能夠將基準電壓生成電路的輸出端與數據電壓輸出端子之間切斷。
[0026]此外,在本發明的一個方式中,可以采用如下方式,即,所述D/A轉換電路具有從所述多個基準電壓中選擇與所述灰度數據對應的基準電壓的選擇電路,所述輸入節點切斷用開關電路被設置在所述選擇電路的輸出端與所述電壓驅動電路的所述輸入節點之間。
[0027]通過采用這種方式,能夠通過選擇電路而從多個基準電壓中選出與灰度數據相對應的基準電壓。而且,通過在該選擇電路的輸出端與電壓驅動電路的輸入節點之間設置輸入節點切斷用開關電路,從而能夠將基準電壓生成電路的輸出端與電壓驅動電路的輸入節點之間切斷。
[0028]此外,在本發明的一個方式中,可以采用如下方式,S卩,所述D/A轉換電路具有從所述多個基準電壓中選擇與所述灰度數據對應的基準電壓的選擇電路,所述輸入節點切斷用開關電路為構成所述選擇電路的開關電路。
[0029]以此方式,通過將構成選擇電路的開關電路兼作輸入節點切斷用開關電路,而不是獨立于選擇電路而另外設置輸入節點切斷用開關電路,從而可以實現輸入節點切斷用開關電路。
[0030]此外,在本發明的一個方式中,也可以采用如下方式,即,包括可變電容電路,所述可變電容電路被設置于所述數據電壓輸出端子與基準電壓的節點之間,所述可變電容電路的電容以如下的方式被設定,即,使所述可變電容電路的電容和電光面板側電容相加而得到的電容與所述電容器電路的電容成為所給定的電容比關系。
[0031]通過采用這種方式,即使在電光面板側電容不同的情況下,也能夠通過與之相對應地對可變電容電路的電容進行調節從而實現所給定的電容比關系,由此能夠實現與該電容比關系相對應的所需的數據電壓的范圍。即,能夠實現在各種連接環境(例如,與驅動器連接的電光面板的機種或安裝有驅動器的印刷電路基板的設計等)下可通用的電容驅動。
[0032]此外,本發明的其他方式涉及一種電子設備,所述電子設備包括上述的任一方式所記載的驅動器。
【附圖說明】
[0033]圖1為驅動器的第一結構例。
[0034]圖2(A)、圖2(B)為對應于灰度數據的數據電壓的說明圖。
[0035]圖3為驅動器的第二結構例。
[0036]圖4為比較例的模擬結果。
[0037]圖5為驅動器的第二結構例的詳細的結構例。
[0038]圖6為針對第二結構例的輔助用電壓設定電路的動作時序圖。
[0039]圖7為第二結構例的模擬結果。
[0040]圖8為針對第二結構例的電壓驅動電路的動作時序圖。
[0041]圖9(A)至圖9(C)為第一結構例中的數據電壓的說明圖。
[0042]圖10為驅動器的第三結構例。
[0043]圖1l(A)至圖1l(C)為第三結構例中的數據電壓的說明圖。
[0044]圖12為驅動器的詳細的結構例。
[0045]圖13為檢測電路的詳細的結構例。
[0046]圖14為對可變電容電路的電容進行設定的處理的流程圖。
[0047]圖15(A)、圖15(B)為對可變電容電路的電容進行設定的處理的說明圖。
[0048]圖16為驅動器的第二個詳細的結構例。
[0049]圖17為第二個詳細的結構例的動作時序圖。
[0050]圖18為第二個詳細的結構例的動作時序圖。
[0051]圖19為驅動器的第三個詳細的結構例、電光面板的詳細的結構例、驅動器與電光面板的連接結構例。
[0052]圖20為驅動器與電光面板的動作時序圖。
[0053]圖21為電子設備的結構例。
【具體實施方式】
[0054]以下,對本發明的優選的實施方式進行詳細說明。另外,在下文中所說明的本實施方式并非對權利要求書中所記載的本發明的內容進行不當限定,并且在本實施方式中所說明的全部結構也并不一定都是作為本發明的解決方法所必須的。
[0055]1.驅動器的第一結構例
[0056]在圖1中圖示了本實施方式的驅動器的第一結構例。該驅動器100包括電容器電路10、電容器驅動電路20、數據電壓輸出端子TVQ。另外,在下文中,作為表示電容器的電容值的符號,使用與該電容器的符號相同的符號。
[0057]驅動器100例如通過集成電路裝置(IC)而被構成。集成電路裝置例如對應于在硅基板上形成有電路的IC芯片,或對應于IC芯片被收納在封裝件中的裝置。驅動器100的端子(數據電壓輸出端子TVQ等)對應于IC芯片的襯墊或封裝件的端子。
[0058]電容器電路10包括第I至第η電容器Cl?Cn (η為2以上的自然數)。此外,電容器驅動電路20包括第I至第η驅動部DRl?DRn。另外,雖然在下文中,以η = 10的情況為例而進行說明,但η只需為2以上的自然數即可。例如,只需將η設定為與灰度數據的位數相同的數值即可。
[0059]電容器Cl?ClO中的第i電容器(i為η = 10以下的自然數)的一端與電容器驅動節點NDRi連接,第i電容器的另一端與數據電壓輸出節點NVQ連接。數據電壓輸出節點NVQ為與數據電壓輸出端子TVQ連接的節點。電容器Cl?ClO具有以2的乘方而被進行了加權的電容值。具體而言,第i電容器Ci的電容值為2(1 liXCl。
[0060]在第I至第10驅動部DRl?DRlO中的第i驅動部DRi的輸入節點上被輸入灰度數據⑶[10:1]中的第i位⑶i。第i驅動部DRi的輸出節點為第i電容器驅動節點NDRi。灰度數據⑶[10:1]通過第I至第10位⑶I?⑶10(第I至第η位)而被構成,位⑶I對應于 LSB (Least Significant Bit,最低有效位),位⑶10 對應于 MSB (Most SignificantBit,最尚有效位)。
[0061]第i驅動部DRi在位GDi為第一邏輯電平的情況下輸出第一電壓電平,在位GDi為第二邏輯電平的情況下輸出第二電壓電平。例如,第一邏輯電平為“O”(低電平),第二邏輯電平為“I”(高電平),第一電壓電平為低電位側電源VSS的電壓(例如0V),第二電壓電平為高電位側電源VDD的電壓(例如15V)。例如,第i驅動部DRi通過將所輸入的邏輯電平(例如邏輯電源的3V)電平轉換為驅動部DRi的輸出電壓電平(例如15V)的電平轉換器與對該電平轉換器的輸出進行緩沖的緩沖電路而被構成。
[0062]如上所述,電容器Cl?ClO的電容值通過與灰度數據⑶[10:1]的位⑶I?⑶10的位數相對應的2的乘方而被加權。而且,驅動部DRl?DRlO通過根據位⑶I?⑶10而輸出OV或15V,從而通過該電壓