一種陣列基板、液晶顯示面板及顯示裝置的制造方法
【技術領域】
[0001]本發明涉及顯示技術領域,尤其涉及一種陣列基板、液晶顯示面板及顯示裝置。
【背景技術】
[0002]在現有的顯示裝置中,液晶顯示器件(LCD,Liquid Crystal Display)具有功耗低、顯示質量高、無電磁輻射以及應用范圍廣等優點,是目前較為重要的顯示裝置。
[0003]目前,窄邊框甚至無邊框是現有的顯示領域的發展趨勢。為了使LCD實現窄邊框的設計,一般采用將柵極驅動電路整合于IXD的陣列基板上(Gate On Array,GOA)的技術。如圖1所示,在陣列基板100上設置有交叉而置且相互絕緣的多條柵線101和多條數據線102,為各柵線101依次加載柵極掃描信號的柵極驅動電路103位于陣列基板100的左右兩個邊框區域內,將各數據線102與數據驅動電路電性連接的數據線引腳104位于陣列基板100的下邊框區域內。然而,集成在陣列基板100上的柵極驅動電路103仍然會占據一定的寬度,制約LCD超窄邊框甚至無邊框的發展。
[0004]因此,如何進一步減小LCD的邊框的寬度,是本領域技術人員亟需解決的技術問題。
【發明內容】
[0005]有鑒于此,本發明實施例提供了一種陣列基板、液晶顯示面板及顯示裝置,用以進一步減小IXD的邊框的寬度。
[0006]因此,本發明實施例提供了一種陣列基板,包括:襯底基板、位于所述襯底基板上交叉而置且相互絕緣的多條柵線和多條數據線、以及位于所述襯底基板上用于驅動各所述柵線的柵極驅動電路;
[0007]所述柵極驅動電路位于所述陣列基板的上邊框區域內或下邊框區域內。
[0008]在一種可能的實現方式中,在本發明實施例提供的上述陣列基板中,還包括:與各所述柵線對應的多條連接線;
[0009]各所述連接線通過過孔僅與對應的所述柵線電性連接;各所述柵線通過對應的所述連接線與所述柵極驅動電路電性連接。
[0010]在一種可能的實現方式中,在本發明實施例提供的上述陣列基板中,在所述陣列基板的顯示區域內,各所述連接線與各所述數據線相互平行。
[0011]在一種可能的實現方式中,在本發明實施例提供的上述陣列基板中,還包括:位于所述襯底基板上呈矩陣排列的多個像素單元;相鄰的兩條所述柵線和相鄰的兩條所述數據線限定一個像素單元;
[0012]所述連接線位于相鄰的兩列所述像素單元之間的間隙處。
[0013]在一種可能的實現方式中,在本發明實施例提供的上述陣列基板中,還包括:位于所述襯底基板上呈矩陣排列的多個像素單元;每行所述像素單元中相鄰的兩個所述像素單元分別與位于該行像素單元兩側的所述柵線電性連接;相鄰的兩列所述像素單元與同一條所述數據線電性連接;
[0014]所述連接線位于相鄰的兩列所述像素單元之間未設置所述數據線的間隙處。
[0015]在一種可能的實現方式中,在本發明實施例提供的上述陣列基板中,所述連接線與所述數據線同層設置。
[0016]在一種可能的實現方式中,在本發明實施例提供的上述陣列基板中,各所述連接線之間互不重疊。
[0017]在一種可能的實現方式中,在本發明實施例提供的上述陣列基板中,沿所述數據線的延伸方向,各所述連接線依次分別與對應的所述柵線電性連接。
[0018]在一種可能的實現方式中,在本發明實施例提供的上述陣列基板中,沿所述數據線的延伸方向,各所述過孔依次交錯排布。
[0019]在一種可能的實現方式中,在本發明實施例提供的上述陣列基板中,還包括:位于所述襯底基板上與各所述數據線一一對應且電性連接的數據線引腳;
[0020]各所述數據線引腳和所述柵極驅動電路分別位于所述陣列基板的上邊框區域內和下邊框區域內;或者,
[0021]各所述數據線引腳和所述柵極驅動電路分別位于所述陣列基板的下邊框區域內和上邊框區域內。
[0022]本發明實施例還提供了一種液晶顯示面板,包括:本發明實施例提供的上述陣列基板。
[0023]本發明實施例還提供了一種顯示裝置,包括:本發明實施例提供的上述液晶顯示面板。
[0024]本發明實施例提供的上述陣列基板、液晶顯示面板及顯示裝置,該陣列基板包括:襯底基板、位于襯底基板上交叉而置且相互絕緣的多條柵線和多條數據線、以及位于襯底基板上用于驅動各柵線的柵極驅動電路;柵極驅動電路位于陣列基板的上邊框區域內或下邊框區域內,與現有的柵極驅動電路位于陣列基板的左邊框區域內和右邊框區域內的結構相比,可以使陣列基板實現左右無邊框的設計。
【附圖說明】
[0025]圖1為現有的陣列基板的結構示意圖;
[0026]圖2和圖3分別為本發明實施例提供的陣列基板的結構示意圖。
【具體實施方式】
[0027]下面結合附圖,對本發明實施例提供的一種陣列基板、液晶顯示面板及顯示裝置的【具體實施方式】進行詳細地說明。
[0028]本發明實施例提供的一種陣列基板,如圖2和圖3所示,包括:襯底基板1、位于襯底基板I上交叉而置且相互絕緣的多條柵線2和多條數據線3、以及位于襯底基板I上用于驅動各柵線2的柵極驅動電路4 ;
[0029]柵極驅動電路4位于陣列基板的上邊框區域內(如圖2和圖3所示)或下邊框區域內。
[0030]本發明實施例提供的上述陣列基板,由于將柵極驅動電路設置在陣列基板的上邊框區域內或下邊框區域內,這樣,與現有的柵極驅動電路位于陣列基板的左邊框區域內和右邊框區域內的結構相比,本發明實施例提供的上述陣列基板可以實現左右無邊框的設
i+o
[0031]在具體實施時,在本發明實施例提供的上述陣列基板中,如圖2和圖3所示,還可以包括:與各柵線2 —一對應的多條連接線5 ;各連接線5通過過孔7僅與對應的柵線2電性連接;各柵線2通過對應的連接線5與柵極驅動電路4電性連接,這樣,柵極驅動電路4可以通過連接線5向各柵線2依次加載柵極掃描信號,實現對各柵線2的逐行驅動。
[0032]當然,在本發明實施例提供的上述陣列基板中,位于陣列基板的上邊框區域內或下邊框區域內的柵極驅動電路還可以通過其他類似的方式實現對各柵線依次加載柵極掃描信號,在此不做限定。
[0033]在具體實施時,在本發明實施例提供的上述陣列基板中,如圖2和圖3所示,在陣列基板的顯示區域內,各連接線5可以與各數據線3相互平行;或者,各連接線也可以與各數據線交叉設置,此時,為了避免各連接線出現漏光的問題,需要滿足各連接線的材料為透明導電材料,例如,氧化銦錫(Indium Tin Oxides, ITO)等。
[0034]在具體實施時,在本發明實施例提供的上述陣列基板中,如圖2所示,還可以包括:位于襯底基板I上呈矩陣排列的多個像素單元6 ;每個像素單元6可以包括薄膜晶體管61和像素電極62,其中,薄膜晶體管61的柵極與柵線2電性連接,薄膜晶體管61的源極與數據線3電性連接,薄膜晶體管61的漏極與像素電極62電性連接;相鄰的兩條柵線2和相鄰的兩條數據線3限定一個像素單元6 ;在連接線5的材料為不透明的導電材料例如金屬時,可以將連接線5設置于相鄰的兩列像素單元6之間的間隙處,即將連接線5設置于數據線3所在的相鄰的兩列像素單元6之間的間隙處,這樣,可以避免各連接線5出現漏光的問題。
[0035]需要說明的是,在本發明實施例提供的上述陣列基板中,在柵線的數量大于數據線的數量時,連接線的數量與柵線的數量相同,即連接線的數量大于數據線的數量,此時,會出現一條數據線所在的相鄰的兩列像素單元之間的間隙處設置多條連接線的情況;在柵線的數量小于數據線的數量時,連接線的數量與柵線的數量相同,即連接線的數量小于數據線的數量,此時,可以在一條數據線所在的相鄰的兩列像素單元之間的間隙處設置一條連接線,并且會出現部分數據線所在間隙處不設置連接線的情況;在柵線的數量等于數據線的數量時,連接線的數量與柵線的數量相同,即連接線的數量等于數據線的數量,此時,可以在每條數據線所在間隙處設置一條連接線。
[0036]在具體實施時,在本發明實施例提供的上述陣列基板中,如圖3所示,還可以包括:位于襯底基板I上呈矩陣排列的多個像素單元6 ;每個像素單元6可以包括薄膜晶體管61和像素電極62,其中,薄膜晶體管61的柵極與柵線2電性連接,薄膜晶體管61的源極與數據線3電性連接,薄膜晶體管61的漏極與像素電極62電性連接;每行像素單元6中相鄰的兩個像素單元6分別與位于該行像素單元6兩側的柵線2電性連接,例如,如圖3所示,每行像素單元6中,偶數列的像素單元6分別通過各自的薄膜晶體管61的柵極與位于該行像素單元6