一種60秒定時器電路的制作方法
【技術領域】
[0001] 本實用新型涉及一種60秒定時器電路,主要起到定時的作用,屬于時間智能控制
技術領域。
【背景技術】
[0002] 目前,定時器有品種多樣,五花八門。但是針對60秒計時的定時器缺比較少見,而 60秒計時是常用的計時方式,因此提供一種操作方便、計時準確的60秒定時器電路顯得十 分必要。
【發明內容】
[0003] 本實用新型要解決的技術問題是提供一種操作方便、計時準確的定時器電路。
[0004] 為達上述目的,本實用新型一種60秒定時器電路,所述電路包括計數器部分, 譯碼器部分和數碼管顯示部分,所述計數器部分包括個位的十進制可逆計數器芯片 I CC74HC192和十進制可逆計數器芯片Π CC74HC192;所述譯碼器部分包括譯碼器?: CC4511 和譯碼器?? CC4511 ;所述數碼管顯示部分包括數碼管I和數碼管Π ;所述計數器部分主要用 于設置初始時間和進行減法計算,所述譯碼器部分負責將二進制數字信號轉化為十進制數 字,驅動數碼管顯示數字,所述數碼管顯示部分用于顯示數字,可以顯示每來一次脈沖的數 值。
[0005] 其中其電路連接為:所述十進制可逆計數器芯片?: CC74HC192為個位,其清零位CR 端、數據輸入信號D3~DO接零地GNDl,加計數時鐘輸入端0匕接+5V的高電平,減計數時 鐘輸入端CPd接秒脈沖CP,所述十進制可逆計數器芯片? CC74HC192的輸出端Q3~QO接所 述譯碼器Ii CC4511的輸入端,進位標志CO懸空,借位標志BO接到十進制可逆計數器芯片II CC74HC192的減計數時鐘輸入端CP D,所述十進制可逆計數器芯片Ι? CC74HC192為十位,其 清零端CR、D3和DO接地GND2, D2和Dl接+5V的電源,十進制可逆計數器芯片Π CC74HC192 的加計數時鐘輸入端〇匕接+5V的高電平,減計數時鐘輸入端CP D接所述十進制可逆計數器 芯片?: CC74HC192的借位輸出端B0,所述十進制可逆計數器芯片II CC74HC192的進位標志 CO懸空,借位標志BO懸空,其輸出信號Q3~QO接所述譯碼器IXC4511的輸入端;所述十進 制可逆計數器芯片〖CC74HC192和所述十進制可逆計數器芯片Π CC74HC192的置數端LD與 3k的電阻連在一起,電阻的另一端接+5V的電源,3k的電阻同時連接開關S,開關S有兩端, 一端為開始端,一端為置數端;所述譯碼器i CC4511和所述譯碼器II CC4511是用來驅動對 應的數碼管顯示數據的;所述譯碼器? CC4511和所述譯碼器H CC4511的輸入端A3~AO分 別接所述十進制可逆計數器芯片i CC74HC192和所述十進制可逆計數器芯片II CC74HC192 的輸出端Q3~Q0,鎖定端LE接低電平,消隱輸入端BI和測試輸入端LT都接+5V的電源, 所述譯碼器i: CC4511和所述譯碼器Ii CC4511的輸出端Ya~Yg端分別通過電阻R連接至 所述數碼管I和所述數碼管Π 的a~g端。本實用新型60秒定時器電路與現有技術不同之 處在于本實用新型取得了如下技術效果:電路工作后,數碼管從顯示60秒以一秒的速度減 少,直至減到顯示00,從而實現60秒定時的作用。
[0006] 下面結合附圖對本實用新型作進一步說明。
【附圖說明】
[0007] 圖1為本實用新型60秒定時器電路的電路圖。
[0008] 附圖標記說明:CC74HC192(1):十進制可逆計數器芯片i ;CC74HC192(2):十進制 可逆計數器芯片II ;CPU :加計數時鐘輸入端;CPD :減計數時鐘輸入端;B0:借位端;CO:進 位端;CP :秒脈沖;D3~DO :計數器數據輸入端;Q3~QO :計數器數據輸出端;CC4511 :譯 碼器;LE :鎖定端;BI :消隱輸入端;LT :測試輸入端;A3~AO :譯碼器數據輸入端;Ya~Yg: 譯碼器數據輸出端;Ul、U2 :數碼管;GND1,GND2 :地端。
【具體實施方式】
[0009] 以下結合附圖和實施例,對本實用新型上述的和另外的技術特征和優點作更詳細 的說明。
[0010] 實施例1當控制開關S打在"置數"擋時,兩片十進制可逆計數器芯片CT74LS192 的LD端為低電平,加上清零為CR為低電平。十進制可逆計數器芯片纟CC74HC192(1)的 D3~DO為0000,其輸出端Q3~QO也為0000,譯碼器芯片CC4511 (2)的輸入信號端A3~ AO也為0000,根據譯碼器工作原理,譯碼器將輸入信號0000轉化為二進制為0,數碼管U2 顯示數字信號〇。十進制可逆計數器芯片Ii CC74HC192(2)的D3~DO為0110,同理其輸出 端Q3~QO也為0110,譯碼器芯片CC4511 (1)的輸入信號端A3~AO也為0110,根據譯碼 器工作原理,譯碼器將輸入信號0110轉化為二進制為6,數碼管Ul顯示數字信號6。這樣 數碼管Ul和U2顯示60,即計數器被置為60秒,減計數秒脈沖CP由十進制可逆計數器芯 片I CC74HC192 (1)的減計數時鐘輸入端CPD輸入,其周期為1秒。
[0011] 實施例2
[0012] 當控制開關S打在"開始"擋時,則計數器開始進行減計時,十進制可逆計數器芯 片I CC74HC192(1)從開始的0000變成1001,這樣十進制可逆計數器芯片i CC74HC192(1) 的輸出端Q3~QO也為1001,譯碼器芯片CC4511⑵的輸入信號端A3~AO也為1001,根 據譯碼器工作原理,譯碼器將輸入信號1001轉化為二進制為9,即在數碼管U2上從開始的 顯示〇變成9。借位端BO產生高電平信號,促使十進制可逆計數器芯片H CC74HC192 (2) 工作,即十進制可逆計數器芯片Ii CC74HC192 (2)開始做減法運算。這樣十進制可逆計數器 芯片Π CC74HC192(2)從開始的0110變成0101,其輸出端Q3~QO也為0101,譯碼器芯片 CC4511 (1)的輸入信號端A3~AO也為0101,根據譯碼器工作原理,譯碼器將輸入信號0101 轉化為二進制為5,即在數碼管Ul上從開始的顯示6變成5。這樣數碼管Ul和U2則由開 始的顯示60就變成了顯示59秒,直到變化到00為止,實現60秒定時器。當要進行新一輪 60秒倒計時時,仍需重復上述操作過程。
[0013] 以上所述的實施例僅僅是對本實用新型的優選實施方式進行描述,并非對本實用 新型的范圍進行限定,在不脫離本實用新型設計精神的前提下,本領域普通技術人員對本 實用新型的技術方案作出的各種變形和改進,均應落入本實用新型權利要求書確定的保護 范圍內。
【主權項】
1. 一種60秒定時器電路,其特征在于:所述電路包括計數器部分,譯碼器部分和數碼 管顯示部分,所述計數器部分包括個位的十進制可逆計數器芯片? CC74HC192和十進制可 逆計數器芯片II CC74HC192;所述譯碼器部分包括譯碼器t CC4511和譯碼器H CC4511;所 述數碼管顯示部分包括數碼管?和數碼管Π ;所述計數器部分主要用于設置初始時間和進行 減法計算,所述譯碼器部分負責將二進制數字信號轉化為十進制數字,驅動數碼管顯示數 字,所述數碼管顯示部分用于顯示數字,可以顯示每來一次脈沖的數值;其電路連接為:所 述十進制可逆計數器芯片丨:CC74HC192為個位,其清零位CR端、數據輸入信號D3~DO接零 地GNDl,加計數時鐘輸入端0匕接+5V的高電平,減計數時鐘輸入端CP D接秒脈沖CP,所述 十進制可逆計數器芯片? CC74HC192的輸出端Q3~QO接所述譯碼器Π CC4511的輸入端,進 位標志CO懸空,借位標志BO接到十進制可逆計數器芯片II CC74HC192的減計數時鐘輸入端 CPD,所述十進制可逆計數器芯片?? CC74HC192為十位,其清零端CR、D3和DO接地GND2, D2 和Dl接+5V的電源,十進制可逆計數器芯片II CC74HC192的加計數時鐘輸入端0?。接+5V 的高電平,減計數時鐘輸入端CPd接所述十進制可逆計數器芯片f CC74HC192的借位輸出端 B0,所述十進制可逆計數器芯片Π CC74HC192的進位標志CO懸空,借位標志BO懸空,其輸 出信號Q3~QO接所述譯碼器I: CC4511的輸入端;所述十進制可逆計數器芯片I: CC74HC192 和所述十進制可逆計數器芯片?? CC74HC192的置數端LD與3k的電阻連在一起,電阻的另 一端接+5V的電源,3k的電阻同時連接開關S,開關S有兩端,一端為開始端,一端為置數 端;所述譯碼器? CC4511和所述譯碼器Π CC4511是用來驅動對應的數碼管顯示數據的;所 述譯碼器f CC4511和所述譯碼器II CC4511的輸入端A3~AO分別接所述十進制可逆計數 器芯片I CC74HC192和所述十進制可逆計數器芯片Π CC74HC192的輸出端Q3~Q0,鎖定端 LE接低電平,消隱輸入端BI和測試輸入端LT都接+5V的電源,所述譯碼器i: CC4511和所 述譯碼器Ii CC4511的輸出端Ya~Yg端分別通過電阻R連接至所述數碼管詩卩所述數碼管 Ii的a~g端。
【專利摘要】本實用新型公開了一種60秒定時器電路,其目的在于提供一種操作方便、計時準確的定時器電路,整個電路由三個部分組成,分別是計數器部分,譯碼器部分和數碼管顯示部分,所述計數器部分主要用于設置初始時間和進行減法計算,所述譯碼器部分負責將二進制數字信號轉化為十進制數字,驅動數碼管顯示數字,所述數碼管顯示部分用于顯示數字,可以顯示每來一次脈沖的數值。
【IPC分類】H03K17/28
【公開號】CN204794939
【申請號】CN201520517367
【發明人】閔建亮
【申請人】江西科技學院
【公開日】2015年11月18日
【申請日】2015年7月17日