Trx校準設備和trx引起的信號特征差異情況確定方法
【技術領域】
[0001 ]本發明涉及通信技術領域,特別涉及一種收發信機TRX校準設備和TRX引起的信號特征差異情況確定方法。
【背景技術】
[0002]接有多天線的基站內部一般都有多個收發信機(Transceiver,簡稱TRX),為了在空中形成符合要求的福射波瓣圖(Radiat1n pattern),要求激勵多天線的每路信號的幅度、相位、延遲特征必須符合特定的分布,也就是說要求每路收發信機輸出信號的幅度、相位、延遲特征符合特定分布。但是即使每路收發信機都采用同樣的器件,但是由于收發信機的核心器件仍然是模擬器件,因而每路收發信機所引起的信號的特征差異(即信號的幅度、相位、延遲差異)仍可能不同,所以需要對每路收發信機所引起的信號的特征差異進行補償,即對收發信機進行校準。
[0003]圖1示出了現有技術提供的一種采用并行校準方式的基站結構圖,為了清楚的說明該現有技術,圖1中也示出了天線陣列(Radiat1n Array)。其中,基站包括兩部分,即RRU(Rad1 Remote Unit,射頻拉遠單元)和BBU(Building Base band Unit,室內基帶處理單元)C3RRU與BBU之間的接口為CPRI(Common Public Rad1 Interface,通用公共無線接口)。RRU內部包括:S/P模塊、COM模塊、多個DBF(Digital Beam Forming,數字波束成型)模塊、多個TRX和多個CP(CoupIer,親合器)、復用器(MuItiplexer)、校準信道(Cal ibrat1nchanneI)。其中,S/P模塊為串并轉換模塊,其將CPRI接收的、來自BBU的信號(比如用于校準的信號,簡稱原始校準信號)進行串并轉換,得到多路IQ信號,假設為N路IQ信號,N路IQ信號分別輸入到N個DBF模塊中,N個DBF模塊處于完全一致的初始狀態,N個DBF模塊的輸出信號輸入到N個TRX中,NfTRX對信號進行調制、解調、上下變頻、放大、濾波、A/D,D/A等處理,將處理后的射頻信號發送給天線陣列。N個CP分別提取N個TRX模塊發送給天線陣列的射頻信號,送到復用器,復用器將N個CP發送的射頻信號復用到校準信道,校準信道將各路射頻信號進行調制、解調、上下變頻、濾波、A/D、D/A等處理后得到最終校準信號,求最終校準信號與原始標準信號的差,進而得到N個TRX所引起的信號特征差異,然后控制各個DBF模塊進行特征補償,以便對TRX進行校準。
[0004]上述方案中各CP并行連接,由于校準通道只能知道每一路TRX到CP、CP到復用器、復用器到校準通道的特征差異,但是無法區分這個特征差異是TRX引起的,還是CP到復用器的連線引起的,所以為了求N個TRX所引起的信號特征差異,要求各路CP至校準通道的路徑所引起的信號特征差異相同。
[0005]圖2示出了現有技術提供的一種采用串行校準方式的基站結構圖,圖2與圖1不同之處在于:各CP的一端順序接到主連接線上,各CP的另一端與各自對應的TRX連接,為了求N個TRX所引起的信號特征差異,需要測量出各CP到校準通道的路徑所引起的信號特征差異。
[0006]現有的串行校準方式具有如下缺點:
[0007]為了求N個TRX所引起的信號特征差異,需要測量出各CP到校準通道的路徑所引起的信號特征差異。
【發明內容】
[0008]本發明實施例提供一種收發信機TRX校準設備和TRX引起的信號特征差異情況確定方法,不需要測量出各CP到校準通道的路徑所引起的信號特征差異,就可以得到TRX所引起的信號特征差異情況,以便能夠對各TRX進行精確校準。
[0009]本發明一方面提供了:
[0010]一種收發信機TRX校準設備,其包括:N個數字波束成型模塊DBF、N個與DBF—一對應的TRX、N個與TRX——對應的耦合器CP,N大于或者等于2,還包括第一校準通道和第二校準通道,位于第一校準通道和第二校準通道之間的主連接線,N個CP的一端連接所述主連接線,另一端連接各自對應的TRX,所述TRX校準設備還包括處理器;
[0011]其中,處理器、DBF、與所述DBF——對應的TRX、與所述TRX——對應的CP、主連接線、第一校準通道、處理器順序連接形成第一環路;處理器、DBF、與所述DBF—一對應的TRX、與所述TRX—一對應的CP、主連接線、第二校準通道、處理器順序連接形成第二環路;
[0012]所述處理器,用于發出原始數字信號,分別接收所述第一環路和所述第二環路對所述原始數字信號處理后的數字信號;在各DBF引起的信號特征差異相同時,根據第一環路對所述原始數字信號處理后的數字信號與原始數字信號的特征差異等于第一環路所引起的信號特征差異之和、以及第二環路對所述原始數字信號處理后的數字信號與原始數字信號的特征差異等于第二環路所引起的信號特征差異之和,確定基準TRX所引起的信號特征差異與除所述基準TRX以外的其他TRX所引起的信號特征差異的差,其中基準TRX為N個TRX中的任意一個TRX。
[0013]本發明另一方面提供了:
[0014]一種TRX校準設備,其包括:N個數字波束成型模塊DBF、N個與DBF——對應的TRX、N個與TRX—一對應的耦合器CP、N大于或者等于2,還包括校準通道,具有第一端和第二端的主連接線,N個CP的一端連接所述主連接線,另一端連接各自對應的TRX;
[0015]其中,校準通道在處理器的控制下,接主連接線的所述第一端或者所述第二端;當校準通道接所述第一端時,處理器、DBF、與所述DBF——對應的TRX、與所述TRX——對應的CP、校準通道、處理器順序連接形成第一環路;當校準通道接所述第二端時,處理器、DBF、與所述DBF——對應的TRX、與所述TRX——對應的CP、校準通道、處理器順序連接形成第二環路;
[0016]所述處理器,用于控制校準通道接所述第一端或者所述第二端,在校準通道接所述第一端時,發出原始數字信號,接收所述第一環路對所述原始數字信號處理后的數字信號;在校準通道接所述第二端時,發出原始數字信號,接收所述第二環路對所述原始數字信號處理后的數字信號;在各DBF引起的信號特征差異相同時,根據第一環路對所述原始數字信號處理后的數字信號與原始數字信號的特征差異等于第一環路所引起的信號特征差異之和,以及從第二環路對所述原始數字信號處理后的數字信號與原始數字信號的特征差異等于第二環路所引起的信號特征差異之和,確定基準TRX所引起的信號特征差異與除所述基準TRX以外的其他TRX所引起的信號特征差異的差,其中基準TRX為N個TRX中的任意一個TRX0
[0017]本發明又一方面提供了:
[0018]一種TRX引起的信號特征差異情況確定方法,包括:
[0019]發出原始數字信號;
[0020]分別接收所述第一環路和所述第二環路對所述原始數字信號處理后的數字信號;其中,第一環路是由處理器、DBF、與所述DBF——對應的TRX、與所述TRX——對應的CP、主連接線、第一校準通道、處理器順序連接形成的;第二環路是由處理器、DBF、與所述DBF—一對應的TRX、與所述TRX——對應的CP、主連接線、第二校準通道、處理器順序連接形成的;
[0021]在各DBF引起的信號特征差異相同時,根據第一環路對所述原始數字信號處理后的數字信號與原始數字信號的特征差異等于第一環路所引起的信號特征差異之和、以及第二環路對所述原始數字信號處理后的數字信號與原始數字信號的特征差異等于第二環路所引起的信號特征差異之和,確定基準TRX所引起的信號特征差異與除所述基準TRX以外的其他TRX所引起的信號特征差異的差,其中基準TRX為N個TRX中的任意一個TRX。
[0022]本發明又一方面提供了:
[0023 ] 一種TRX引起的信號特征差異確定方法,包括:
[0024]控制校準通道接主連接線的第一端,發出原始數字信號,接收所述原始數字信號經過所述第一環路返回的數字信號;其中,第一環路為處理器、DBF、與所述DBF—一對應的TRX、與所述TRX——對應的CP、主連接線、校準通道、處理器順序連接形成的;
[0025]控制校準通道接主連接線的第二端,發出所述原始數字信號,接收所述原始數字信號經過所述第二環路返回的數字信號;其中,第二環路為處理器、DBF、與所述DBF—一對應的TRX、與所述TRX——對應的CP、主連接線、校準通道、處理器順序連接形成的;
[0026]在各DBF引起的信號特征差異相同時,根據第一環路對所述原始數字信號處理后的數字信號與原始數字信號的特征差異等于第一環路所引起的信號特征差異之和、以及第二環路對所述原始數字信號處理后的數字信號與原始數字信號的特征差異等于第二環路所引起的信號特征差異之和,確定基準TRX所引起的信號特征差異與除所述基準TRX以外的其他TRX所引起的信號特征差異的差,其中基準TRX為N個TRX中的任意一個TRX。
[0027]本發明一實施例由處理器、DBF、與所述DBF——對應的TRX、與所述TRX——對應的CP、主連接線、第一校準通道、處理器順序連接形成第一環路;處理器、DBF、與所述DBF—一對應的TRX、與所述TRX——對應的CP、主連接線、第二校準通道、處理器順序連接形成第二環路,處理器根據自己在兩個環路上收發的數字信號的特征差異分別等于這兩個環路所引起的信號特征差異之和,不需要測量出各CP到校準通道的路徑所引起的信號特征差異,就可以確定基準TRX所引起的信號特征差異與其他TRX所引起的信號特征差異的差,以便能夠對各TRX進行精確校準。
[0028]本發明另一實施例在校準通道接主連接線的第一端時,由處理器、DBF、與所述DBF——對應的TRX、與所述TRX——對應的CP、校準通道、處理器順序連接形成第一環路;當校準通道接主連接線的第二端時,由處理器、DBF、與所述DBF——對應的TRX、與所述TRX——對應的CP、校準通道、處理器順序連接形成第二環路,處理器根據自己在兩個環路上收發的數字信號的特征差異分別等于這兩個環路所引起的信號特征差異之和,不需要測量出各CP到校準通道的路徑所引起的信號特征差異,就可以確定基準TRX所引起的信號特征差異與其他TRX所引起的信號特征差異的差,以便能夠對各TRX進行精確校準。
【附圖說明】
[0029]為了更清楚地說明本發明實施例的技術方案,下面將對實施例中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發明的一些實施例,對于本領域普通技術人員來講,在不付出創造性勞動的前提下,還可以根據這些附圖獲得其他的附圖。
[0030]圖1是現有技術提供的采用并行校準方式的基站結構圖;
[0031 ]圖2是現有技術提供的采用串行校準方式的基站結構圖;
[0032]圖3是本發明實施例提供的采用串行校準方式的一種TRX校準設備結構圖;
[0033]圖4是本發明實施例提供的發射方向上信號具體傳輸方向示意圖;
[0034]圖5是本發明實施例提供的接收方向上信號具體傳輸方向示意圖;
[0035]圖6是本發明實施例提供的采用串行校準方式的另一種TRX校準設備結構圖;
[0036]圖7是本發明實施例提供的采用串行校準方式的又一種TRX校準設備結構圖;
[0037]圖8是本發明實施例提供的采用串行校準方式的又一種TRX校準設備結構圖;
[0038]圖9是本發明實施例提供的一種TRX引起的信號特征差異確定方法流程圖;
[0039]圖10是本發明實施例提供的另一種TRX引起的信號特征差異確定方法流程圖。
【具體實施方式】
[0040]參閱圖3,本發明實施例提供一種TRX校準設備,該TRX校準設備可以是基站,其包括:N個DBF 20、N個與DBF——