專利名稱:具有3780點idft/dft處理器的多載波系統及其方法
技術領域:
本發明涉及一種多載波數字廣播系統及其方法,更具體地說,涉及一種具有3780點的IDFT/DFT(逆離散傅立葉變換/離散傅立葉變換)處理器的多載波發送和接收系統、一種用于具有3780點的IDFT/DFT處理器的多載波發送和接收方法以及3780點IDFT/DFT處理器的結構。
背景技術:
OFDM(正交頻分復用)是多載波調制方法之一,它在多徑和移動接收條件下具有良好的性能。
OFDM方法使用相互具有正交性的多個載波來提高頻率利用效率。當使用用于電纜或無線信道的多載波手段時,OFDM方法適合于高數據率傳輸。當使用單載波手段來通過具有多徑衰落的無線通信信道發送具有短碼元間隔的高速率數據時,隨著碼元間的干擾的加劇,在接收端的復雜性提高。另一方面,因為多載波手段可以將每個副載波的碼元間隔延長到副載波的數量并同時保持數據傳輸率,因此通過使用簡單的帶有一個抽頭的均衡器,可以容易地對付由于多徑而導致的嚴重的頻率選擇性衰落信道。
在OFDM方法中使用的、用以提高頻率利用效率的、相互具有正交性的多個載波可以通過執行IFFT/FFT(逆快速傅立葉變換/快速傅立葉變換)而在發送/接收端被高速調制/解調,所述執行IFFT/FFT具有與執行IDFT/DFT(逆離散傅立葉變換/離散傅立葉變換)相同的結果。
圖1A是示出一個TDS-OFDM(時域同步-正交頻分復用)發送系統或OFDM傳輸系統之一的原理方框圖。圖1B是示出一個TDS-OFDM接收系統或OFDM接收系統之一的原理方框圖。
參見圖1A,所述TDS-OFDM發送系統包括FEC(前向糾錯)單元11,用于編碼數據以便使得接收端檢測和糾正差錯;映射單元21,用于利用QPSK(四相移鍵控)、16QAM(正交調幅)和64QAM等來映射編碼的數據;3780點IDFT單元31,用于將頻域OFDM信號調制為時域OFDM信號;保護間隔插入單元41,用于在OFDM信號之前插入由被調制的OFDM信號的尾部構成的GI(保護間隔),以便防止在多徑情況下的ISI(碼元間干擾);同步信息插入單元51,用于在時域信號前插入一個同步信號,這是TDS-OFDM方法的一個特征;整形濾波單元61,用于整形濾波插入的同步信息以便脈沖整形;RF(射頻)單元71,用于在所期望的頻帶上發送OFDM信號。
圖2A是示出圖1A中的3780點IDFT單元31的詳細方框圖。3780點IDFT單元31的一個3780點IDFT模塊被劃分成60×63或63×60的模塊,它由一個60點IDFT模塊和一個63點IDFT模塊的組合構成,或順序反之。
如圖2A所示,3780點IDFT單元31包括60點IDFT模塊311,用于對輸入數據執行60點IDFT;復數乘法器312,用于將執行60點IDFT的數據乘以一個復數;矩陣交織器313,用于對乘積的數據執行矩陣交織;63點IDFT模塊314,用于對所述矩陣交織的數據執行63點IDFT。在此,可以允許復數乘法器312和矩陣交織器313改變的它們的順序。類似地,也可以允許60點IDFT模塊311和63點IDFT模塊314改變它們的順序。
由于僅僅利用60點IDFT模塊311和63點IDFT模塊314而設計了上述的傳統3780點IDFT單元31,因此存在一個缺點,即不可能對除了3780之外的大于63的數執行IDFT。
圖1B是示出傳統TDS-OFDM接收系統的原理方框圖。所述TDS-OFDM接收系統包括天線82、I/Q發生器12、同步信號檢測器22、去復用器32、第一DFT單元42、第二DFT單元52、信道補償器62和FEC單元72。
I/Q發生器12從經由天線82接收的信號產生基帶I/Q信號。同步信號檢測器22檢測PN序列開始位置。去復用器32將基帶I/Q信號劃分成PN序列、保護間隔和OFDM信號。第一DFT單元42對PN序列執行DFT,DFT單元52對OFDM信號執行DFT。信道補償器62補償信道效應。FEC單元72糾正差錯信號。
圖2B是示出圖1B中的3780點DFT單元42和52的詳細方框圖。
如圖2B所示,第一DFT單元42包括60點DFT模塊321,用于對輸入的數據執行60點DFT;復數乘法器322,用于將執行60點DFT的數據乘以一個復數;矩陣交織器323,用于對乘積的數據執行矩陣交織;63點DFT模塊324,用于對所述矩陣交織的數據執行63點DFT。在此,可以允許復數乘法器322和矩陣交織器323改變的它們的順序。類似地,也可以允許60點DFT模塊321和63點DFT模塊324改變它們的順序。
由于僅僅利用60點DFT模塊321和63點DFT模塊324而設計了上述的傳統3780點DFT單元,因此存在一個缺點,即不可能對除了3780之外的大于63的數執行DFT。要求接收端對長度從250點到420點的PN(偽隨機噪聲)序列執行DFT,以便更精確地測量信道。進一步要求接收端相對于PN序列設計新的DFT模塊,或在3780點DFT中插入0填充以便對PN序列執行DFT,因此導致效率低。
發明內容
因此,為了解決上述問題和/或缺點,本發明的一個目的是提供一種多載波發送系統和一種多載波接收系統,它們具有改進結構的3780點IDFT/DFT處理器,用于接收端以及發送端。
按照本發明的一個方面,一種多載波發送系統包括FEC單元,用于編碼頻域OFDM信號,以便使得接收端檢測和糾正差錯;映射單元,用于按照預定的映射方法來映射編碼的頻域OFDM信號;3780點IDFT處理器,用于利用IDFT模塊將頻域OFDM信號調制為時域OFDM信號;保護間隔插入單元,用于在所述時域OFDM信號之前插入保護間隔,其中所述3780點IDFT處理器包括下列之一一個84點IDFT模塊和一個45點IDFT模塊的組合;一個105點IDFT模塊和一個36點IDFT模塊的組合;一個180點IDFT模塊和一個21點IDFT模塊的組合;一個252點IDFT模塊和一個15點IDFT模塊的組合;一個315點IDFT模塊和一個12點IDFT模塊的組合;一個420點IDFT模塊和一個9點IDFT模塊的組合;一個1260點IDFT模塊和一個3點IDFT模塊的組合。
按照本發明的另一個方面,一種多載波發送方法包括步驟編碼頻域OFDM信號,以便使得接收端檢測和糾正差錯;按照預定的映射方法來映射編碼的頻域OFDM信號;利用3780點IDFT處理器將頻域OFDM信號調制為時域OFDM信號;在所述時域OFDM信號之前插入保護間隔,其中所述3780點IDFT處理器包括下列之一一個84點IDFT模塊和一個45點IDFT模塊的組合;一個105點IDFT模塊和一個36點IDFT模塊的組合;一個180點IDFT模塊和一個21點IDFT模塊的組合;一個252點IDFT模塊和一個15點IDFT模塊的組合;一個315點IDFT模塊和一個12點IDFT模塊的組合;一個420點IDFT模塊和一個9點IDFT模塊的組合;一個1260點IDFT模塊和一個3點IDFT模塊的組合。
按照本發明的另一個方面,一種多載波接收系統包括I/Q發生器,用于從所接收的信號產生基帶I/Q信號;同步信號檢測器,用于檢測在所述基帶I/Q信號中的PN序列開始位置,并提供去復用控制信號和多輸出選擇信號;去復用器,用于按照所述去復用控制信號將所述基帶I/Q信號劃分成PN序列、保護間隔和OFDM信號;復用器,用于按照所述多輸出選擇信號來復用從所述去復用器輸出的PN序列和OFDM信號;多輸出DFT單元,用于按照多輸出DFT輸入信號執行對從所述復用器輸出的OFDM信號和PN序列的DFT操作,其中所述多輸出DFT單元包括3780 DFT處理器,用于將插入PN序列或時域同步信息的OFDM信號解調為頻域OFDM信號,其中所述3780點DFT處理器包括K點DFT模塊和M點DFT模塊,在此3780=K×M,并且3780點DFT處理器的輸出信號根據選擇控制信號而來自或者K點DFT模塊或M點DFT模塊。
按照本發明的另一個方面,一種多載波接收方法包括步驟從所接收的信號產生基帶I/Q信號;檢測在所述基帶I/Q信號中的PN序列開始位置,并提供去復用控制信號和多輸出選擇信號;按照所述去復用控制信號將所述基帶I/Q信號劃分成PN序列、保護間隔和OFDM信號;按照所述多輸出選擇信號來復用所述PN序列和OFDM信號;利用一個多輸出DFT單元按照多輸出DFT輸入信號執行對OFDM信號和PN序列的DFT操作,其中所述多輸出DFT單元包括3780 DFT處理器,用于將插入PN序列或時域同步信息的OFDM信號解調為頻域OFDM信號,其中所述3780點DFT處理器包括K點DFT模塊和M點DFT模塊,在此3780=K×M,并且3780點DFT處理器的輸出信號根據選擇控制信號而來自或者K點DFT模塊或M點DFT模塊。
由于上述的3780點IDFT/DFT處理器的設計是利用多種組合而不是僅僅60點IDFT/DFT模塊和63點IDFT/DFT模塊的組合,因此它具有一個優點在于有可能對除了3780之外的大于63的數執行IDFT/DFT。
而且,上述的3780點IDFT/DFT處理器可以對長度從250點到420點的PN(偽隨機噪聲)序列執行IDFT/DFT,以便更精確地測量信道。因此在接收端可以不針對PN序列提供一個新的IDFT/DFT模塊,或者不在3780點IDFT/DFT中插入0填充來對PN序列執行IDFT/DFT,因此提高了效率。
通過參照附圖將詳細說明本發明,其中相同的附圖標記表示相同的元件,其中圖1A是示出傳統TDS-OFDM發送系統的原理方框圖;圖1B是示出傳統TDS-OFDM接收系統的原理方框圖;圖2A是示出在圖1A中的3780點IDFT處理器的結構;圖2B是示出在圖1B中的3780點DFT處理器的結構;圖3A是示出按照本發明的具有改進的3780點IDFT處理器的TDS-OFDM發送系統的原理方框圖;圖3B是示出按照本發明的具有改進的3780點DFT處理器的TDS-OFDM接收系統的原理方框圖;圖4A是示出3780點IDFT處理器的結構的原理方框圖;圖4B是示出按照本發明的一個實施例的3780點DFT處理器的結構的原理方框圖;圖5A是示出3780點IDFT處理器的結構的原理方框圖;圖5B是示出按照本發明的另一個實施例的3780點DFT處理器的結構的原理方框圖;圖6A是示出3780點IDFT處理器的結構的原理方框圖;圖6B是示出按照本發明的又一個實施例的3780點DFT處理器的結構的原理方框圖。
具體實施例方式
以下,參照附圖按照本發明的一個優選實施例來進行描述。
圖3A是示出按照本發明的具有改進的3780點IDFT處理器的TDS-OFDM發送系統的原理方框圖。
TDS-OFDM發送系統包括FEC(前向糾錯)單元100和OFDM調制器200。OFDM調制器200包括映射單元210、3780點IDFT單元400、保護間隔插入單元240、同步信息插入單元250、整形濾波單元260和RF單元270。
FEC單元100執行對于接收端的編碼以檢測和糾正差錯。映射單元210將FEC編碼的數據映射為I/Q星座。
3780點IDFT單元400向3780副載波分配包括3780并行數據的頻域OFDM信號以便調制,因此輸出包括3780個抽樣數據的時域OFDM信號。3780點IDFT單元400由下列組合之一構成1)84點IDFT模塊和45點IDFT模塊的組合,2)105點IDFT模塊和36點IDFT模塊的組合,3)180點IDFT模塊和21點IDFT模塊的組合,4)252點IDFT模塊和15點IDFT模塊的組合,5)315點IDFT模塊和12點IDFT模塊的組合,6)420點IDFT模塊和9點IDFT模塊的組合,下面將詳細說明的3780點IDFT單元400的結構,7)1260點IDFT模塊和3點IDFT模塊的組合。
保護間隔插入單元240在當執行IDFT時輸出的OFDM碼元前插入一個GI。詳細而言,從OFDM信號尾部截取的抽樣數據復制的GI被插入到每個OFDM信號之前以便防止在多徑條件下的ISI。
同步信息插入單元250在GI前面插入一個PN序列,所述PN序列是使得接收端實現時間同步和信道均衡的信息。
整形濾波單元260對插入PN序列的OFDM信號進行PN序列的整形濾波,RF單元270通過RF信道將其發送。
圖3B是示出具有按照本發明的改進的3780點DFT處理器的TDS-OFDM接收系統的原理方框圖。TDS-OFDM接收系統包括天線600、I/Q發生器601、同步信號檢測器602、去復用器603、多輸出DFT單元604、信道補償器605、FEC單元606和復用器607。
I/Q發生器601從經由天線600接收的信號產生基帶I/Q信號。同步信號檢測器602檢測PN序列的開始位置,并向去復用器603提供去復用控制信號,向復用器607和多輸出DFT單元604提供多輸出選擇信號。去復用器603按照所述多輸出選擇信號將基帶I/Q信號劃分成PN序列、保護間隔和OFDM信號。復用器607按照所述多輸出選擇信號復用從去復用器603輸出的PN序列和OFDM信號。所述選擇信號指示多輸出DFT輸入信號是PN序列或OFDM信號。多輸出DFT單元604對于OFDM信號和PN序列執行DFT操作。信道補償器605補償信道效應。FEC單元606糾正差錯信號。
下面參照圖4-6說明按照本發明的實施例的3780點IDFT/DFT處理器的結構。
通過利用3780=3×4×5×7×9,3780點IDFT/DFT模塊可以通過利用小數量復用器實現的小N的WFTA(Winograd傅立葉變換算法)由3點IDFT/DFT模塊、4點IDFT/DFT模塊、5點IDFT/DFT模塊、7點IDFT/DFT模塊和9點IDFT/DFT模塊的組合構成。PFA(Prime Factor A1gorithm,素因子算法)和Coorley-Turkey算法可以用于組合每個模塊。
即,如果模塊相互分離,那么可以使用不需要復數復用器的PFA,否則可以使用Coorley-Turkey算法。
圖4A是示出按照本發明的一個實施例的3780點IDFT處理器410的結構的原理方框圖,所述3780點IDFT處理器410通過Coorley-Turkey算法組合了252點IDFT模塊和15點IDFT模塊。
3780點IDFT處理器410包括252點IDFT模塊413,用于對輸入數據執行252點IDFT;復數復用器415,用于將被變換的數據乘以一個復數;矩陣交織器417,用于對乘積數據執行矩陣交織;15點IDFT模塊419,用于對矩陣交織的數據執行15點IDFT。在此,可以允許復數乘法器415和矩陣交織器417改變它們的順序。
252點IDFT模塊413可以利用PFA由4點IDFT模塊、7點IDFT模塊和9點IDFT模塊構成,15點IDFT模塊419可以利用PFA由3點IDFT模塊和5點IDFT模塊構成。
在接收端,可以通過選擇控制信號從或者3780點IDFT處理器410或者252點IDFT模塊413輸出信號。
圖4B是示出按照本發明的一個實施例的3780點DFT處理器710的結構的原理方框圖,所述3780點DFT處理器710通過Coorley-Turkey算法組合了252點DFT模塊和15點DFT模塊。
3780點DFT處理器710包括252點DFT模塊713,用于對輸入數據執行252點DFT;復數乘法器715,用于將被變換的數據乘以一個復數;矩陣交織器717,用于對乘積數據執行矩陣交織;15點DFT模塊719,用于對矩陣交織的數據執行15點DFT。在此,可以允許復數乘法器715和矩陣交織器717改變它們的順序。
252點DFT模塊713可以利用PFA(素因子算法)由4點DFT模塊、7點DFT模塊和9點DFT模塊構成,15點DFT模塊719可以利用PFA由3點DFT模塊和5點DFT模塊構成。
圖5A是示出按照本發明的另一個實施例的3780點IDFT處理器的結構的原理方框圖,所述3780點IDFT處理器利用Coorley-Turkey算法由315點IDFT模塊和12點IDFT模塊構成。
3780點IDFT處理器420包括315點IDFT模塊423,用于對輸入數據執行315點IDFT;復數乘法器425,用于將被變換的數據乘以一個復數;矩陣交織器427,用于對乘積數據執行矩陣交織;12點IDFT模塊429,用于對矩陣交織的數據執行12點IDFT。在此,可以允許復數乘法器425和矩陣交織器427改變它們的順序。
315點IDFT模塊423可以利用PFA由5點IDFT模塊、7點IDFT模塊和9點IDFT模塊構成,12點IDFT模塊429可以利用PFA由3點IDFT模塊和4點IDFT模塊構成。
在接收端,可以通過選擇控制信號從或者3780點IDFT處理器420或者315點IDFT模塊423輸出信號。
圖5B是示出按照本發明的另一個實施例的3780點DFT處理器的結構的原理方框圖,所述3780點DFT處理器利用Coorley-Turkey算法由315點DFT模塊和12點DFT模塊構成。
3780點DFT處理器720包括315點DFT模塊723,用于對輸入數據執行315點DFT;復數乘法器725,用于將被變換的數據乘以一個復數;矩陣交織器727,用于對乘積數據執行矩陣交織;12點DFT模塊729,用于對矩陣交織的數據執行12點DFT。在此,可以允許復數乘法器725和矩陣交織器727改變它們的順序。
315點DFT模塊723可以利用PFA由5點DFT模塊、7點DFT模塊和9點DFT模塊構成,12點DFT模塊729可以利用PFA由3點DFT模塊和4點DFT模塊構成。
圖6A是示出按照本發明的又一個實施例的3780點IDFT處理器的結構的原理方框圖,所述3780點IDFT處理器利用Coorley-Turkey算法由420點IDFT模塊和9點IDFT模塊。
3780點IDFT處理器430包括420點IDFT模塊433,用于對輸入數據執行420點IDFT;復數乘法器435,用于將被變換的數據乘以一個復數;矩陣交織器437,用于對乘積數據執行矩陣交織;9點IDFT模塊439,用于對矩陣交織的數據執行9點IDFT。在此,可以允許復數乘法器435和矩陣交織器437改變它們的順序。
420點IDFT模塊433可以利用PFA由3點IDFT模塊、4點IDFT模塊、5點IDFT模塊和7點IDFT模塊構成。
在接收端,可以通過選擇控制信號從或者3780點IDFT處理器430或者420點IDFT模塊433輸出信號。
圖6B是示出按照本發明的又一個實施例的3780點DFT處理器的結構的原理方框圖,所述3780點DFT處理器通過Coorley-Turkey算法由420點DFT模塊和9點DFT模塊構成。
3780點DFT處理器730包括420點DFT模塊733,用于對輸入數據執行420點DFT;復數乘法器735,用于將被變換的數據乘以一個復數;矩陣交織器737,用于對乘積數據執行矩陣交織;9點DFT模塊739,用于對矩陣交織的數據執行9點DFT。在此,可以允許復數乘法器735和矩陣交織器737改變它們的順序。
420點DFT模塊733可以利用PFA由3點DFT模塊、4點DFT模塊、5點DFT模塊和7點DFT模塊構成。
如上所述,在接收端對長度80-130的PN序列執行DFT以測量信道特性是有效的。當使用由60點IDFT/DFT模塊和63點IDFT/DFT模塊構成的傳統的3780點IDFT/DFT處理器來對PN序列執行IDFT/DFT時,需要對于3780點IDFT/DFT性能執行0填充,或甚至需要設計新的IDFT/DFT模塊。但是,按照本發明的實施例,可以經由選擇控制信號通過252點IDFT/DFT模塊413、315點IDFT/DFT模塊423或420點IDFT/DFT模塊433來調制PN序列以及從3780點IDFT/DFT處理器輸出的信號,252點IDFT/DFT模塊413、315點IDFT/DFT模塊423或420點IDFT/DFT模塊433對PN序列具有類似的長度。
另外,按照本發明的3780點IDFT/DFT處理器可以是下列組合之一84點(3×4×7)IDFT/DFT模塊和45點(5×9)IDFT/DFT模塊的組合,105點(3×5×7)IDFT/DFT模塊和36點(4×9)IDFT/DFT模塊的組合,180點(4×5×9)IDFT/DFT模塊和21點(3×7)IDFT/DFT模塊的組合,1260點(4×5×7×9)IDFT/DFT模塊和3點IDFT/DFT模塊的組合。例如,105點(3×5×7)IDFT/DFT模塊和36點(4×9)IDFT/DFT模塊的組合表示105點IDFT/DFT模塊可以利用PFA由3點IDFT/DFT模塊、5點IDFT/DFT模塊和7點IDFT/DFT模塊構成,36點IDFT/DFT模塊可以利用PFA由4點IDFT/DFT模塊和9點IDFT/DFT模塊構成。
簡而言之,與現有技術相比,3780點IDFT/DFT處理器的各種結構使能了多于63點的處理。接收端使用3780點IDFT/DFT處理器的84、105、180、252、315、420或1260點IDFT/DFT模塊來用于調制,因此產生了效率和改進了性能的可靠性。
雖然已經參照本發明的優選實施例示出和說明了本發明,本領域的技術人員會明白,在不脫離所附的權利要求所限定的本發明的精神和范圍的情況下,可以進行形式和細節上的各種改變。
前述的實施例和優點僅僅是示范性的,不被解釋為對本發明的限定。本教導可以輕易地應用于其他類型的裝置。本發明的說明意欲為解釋性的而不是要限定權利要求的范圍。對本領域的技術人員來說,許多替換方式、改進和變化是顯然的。在權利要求中,裝置加功能的語句意欲覆蓋在這里描述的執行所述的功能的結構,不但是結構的等效體,而且是等效的結構。
權利要求
1.一種多載波發送系統,包括FEC單元,用于編碼頻域OFDM信號,以便使得接收端檢測和糾正差錯;映射單元,用于按照預定的映射方法來映射編碼的頻域OFDM信號;3780點IDFT處理器,用于利用IDFT模塊將頻域OFDM信號調制為時域OFDM信號;保護間隔插入單元,用于在所述時域OFDM信號之前插入保護間隔,其中所述3780點IDFT處理器包括下列之一一個84點IDFT模塊和一個45點IDFT模塊的組合;一個105點IDFT模塊和一個36點IDFT模塊的組合;一個180點IDFT模塊和一個21點IDFT模塊的組合;一個252點IDFT模塊和一個15點IDFT模塊的組合;一個315點IDFT模塊和一個12點IDFT模塊的組合;一個420點IDFT模塊和一個9點IDFT模塊的組合;一個1260點IDFT模塊和一個3點IDFT模塊的組合。
2.按照權利要求1的多載波發送系統,其中當所述3780點IDFT處理器包括252點IDFT模塊和15點IDFT模塊的組合時,252點IDFT模塊由4點IDFT模塊、7點IDFT模塊和9點IDFT模塊構成,15點IDFT模塊由3點IDFT模塊和5點IDFT模塊構成。
3.按照權利要求1的多載波發送系統,其中當所述3780點IDFT處理器包括315點IDFT模塊和12點IDFT模塊的組合時,315點IDFT模塊由3點IDFT模塊、4點IDFT模塊、和9點IDFT模塊構成,12點IDFT模塊由3點IDFT模塊和4點IDFT模塊構成。
4.按照權利要求1的多載波發送系統,其中當所述3780點IDFT處理器包括420點IDFT模塊和9點IDFT模塊的組合時,420點IDFT模塊由3點IDFT模塊、4點IDFT模塊、5點IDFT模塊和7點IDFT模塊構成。
5.一種多載波發送方法,包括步驟編碼頻域OFDM信號,以便使得接收端檢測和糾正差錯;按照預定的映射方法來映射編碼的頻域OFDM信號;利用3780點IDFT處理器將頻域OFDM信號調制為時域OFDM信號;在所述時域OFDM信號之前插入保護間隔,其中所述3780點IDFT處理器包括下列之一一個84點IDFT模塊和一個45點IDFT模塊的組合;一個105點IDFT模塊和一個36點IDFT模塊的組合;一個180點IDFT模塊和一個21點IDFT模塊的組合;一個252點IDFT模塊和一個15點IDFT模塊的組合;一個315點IDFT模塊和一個12點IDFT模塊的組合;一個420點IDFT模塊和一個9點IDFT模塊的組合;一個1260點IDFT模塊和一個3點IDFT模塊的組合。
6.按照權利要求5的多載波發送方法,其中當所述3780點IDFT處理器包括252點IDFT模塊和15點IDFT模塊的組合時,252點IDFT模塊由4點IDFT模塊、7點IDFT模塊和9點IDFT模塊構成,15點IDFT模塊由3點IDFT模塊和5點IDFT模塊構成。
7.按照權利要求5的多載波發送方法,其中當所述3780點IDFT處理器包括315點IDFT模塊和12點IDFT模塊的組合時,315點IDFT模塊由3點IDFT模塊、4點IDFT模塊、和9點IDFT模塊構成,12點IDFT模塊由3點IDFT模塊和4點IDFT模塊構成。
8.按照權利要求5的多載波發送方法,其中當所述3780點IDFT處理器包括420點IDFT模塊和9點IDFT模塊的組合時,420點IDFT模塊由3點IDFT模塊、4點IDFT模塊、5點IDFT模塊和7點IDFT模塊構成。
9.一種多載波接收系統,包括I/Q發生器,用于從所接收的信號產生基帶I/Q信號;同步信號檢測器,用于檢測在所述基帶I/Q信號中的PN序列開始位置,并提供去復用控制信號和多輸出選擇信號;去復用器,用于按照所述去復用控制信號將所述基帶I/Q信號劃分成PN序列、保護間隔和OFDM信號;復用器,用于按照所述多輸出選擇信號來復用從所述去復用器輸出的PN序列和OFDM信號;多輸出DFT單元,用于按照多輸出DFT輸入信號對從所述復用器輸出的OFDM信號和PN序列執行DFT操作,其中所述多輸出DFT單元包括3780 DFT處理器,用于將插入PN序列或時域同步信息的OFDM信號解調為頻域OFDM信號,其中所述3780點DFT處理器包括K點DFT模塊和M點DFT模塊,在此3780=K×M,并且3780點DFT處理器的輸出信號根據選擇控制信號而來自或者K點DFT模塊或M點DFT模塊。
10.按照權利要求9的多載波接收系統,其中在OFDM信號中插入PN序列,并且K對應于PN序列的長度。
11.按照權利要求9的多載波接收系統,其中所述3780點DFT處理器包括下列之一一個84點DFT模塊和一個45點DFT模塊的組合;一個105點DFT模塊和一個36點DFT模塊的組合;一個180點DFT模塊和一個21點DFT模塊的組合;一個252點DFT模塊和一個15點DFT模塊的組合;一個315點DFT模塊和一個12點DFT模塊的組合;一個420點DFT模塊和一個9點DFT模塊的組合;一個1260點DFT模塊和一個3點DFT模塊的組合。
12.按照權利要求10或11的多載波接收系統,其中當3780點DFT處理器由252點DFT模塊和15點DFT模塊構成時,252點DFT模塊是由4點DFT模塊、7點DFT模塊和9點DFT模塊的組合構成,15點DFT模塊是由3點DFT模塊和5點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過252點DFT模塊輸出。
13.按照權利要求10或11的多載波接收系統,其中當3780點DFT處理器由315點DFT模塊和12點DFT模塊構成時,315點DFT模塊是由3點DFT模塊、7點DFT模塊和9點DFT模塊的組合構成,12點DFT模塊是由3點DFT模塊和4點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過315點DFT模塊輸出。
14.按照權利要求10或11的多載波接收系統,其中當3780點DFT處理器由420點DFT模塊和9點DFT模塊構成時,420點DFT模塊是由3點DFT模塊、4點DFT模塊、5點DFT模塊和7點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過420點DFT模塊輸出。
15.按照權利要求10或11的多載波接收系統,其中當3780點DFT處理器由84點DFT模塊和45點DFT模塊構成時,84點DFT模塊是由3點DFT模塊、4點DFT模塊和7點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過84點DFT模塊輸出。
16.按照權利要求10或11的多載波接收系統,其中當3780點DFT處理器由105點DFT模塊和36點DFT模塊構成時,105點DFT模塊是由3點DFT模塊、5點DFT模塊和7點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過105點DFT模塊輸出。
17.按照權利要求10或11的多載波接收系統,其中當3780點DFT處理器由180點DFT模塊和21點DFT模塊構成時,180點DFT模塊是由4點DFT模塊、5點DFT模塊和9點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過180點DFT模塊輸出。
18.按照權利要求10或11的多載波接收系統,其中當3780點DFT處理器由1260點DFT模塊和3點DFT模塊構成時,1260點DFT模塊是由4點DFT模塊、5點DFT模塊、7點DFT模塊和9點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過1260點DFT模塊輸出。
19.一種多載波接收方法,包括步驟從所接收的信號產生基帶I/Q信號;檢測在所述基帶I/Q信號中的PN序列開始位置,并提供去復用控制信號和多輸出選擇信號;按照所述去復用控制信號將所述基帶I/Q信號劃分成PN序列、保護間隔和OFDM信號;按照所述多輸出選擇信號來復用所述PN序列和OFDM信號;利用一個多輸出DFT單元按照多輸出DFT輸入信號執行對OFDM信號和PN序列的DFT操作,其中所述多輸出DFT單元包括3780 DFT處理器,用于將插入PN序列或時域同步信息的OFDM信號解調為頻域OFDM信號,其中所述3780點DFT處理器包括K點DFT模塊和M點DFT模塊,在此3780=K×M,并且3780點DFT處理器的輸出信號根據選擇控制信號而來自或者K點DFT模塊或M點DFT模塊。
20.按照權利要求19的多載波接收系統,其中在OFDM信號中插入PN序列,并且K對應于PN序列的長度。
21.按照權利要求19的多載波接收系統,其中所述3780點DFT處理器包括下列之一一個84點DFT模塊和一個45點DFT模塊的組合;一個105點DFT模塊和一個36點DFT模塊的組合;一個180點DFT模塊和一個21點DFT模塊的組合;一個252點DFT模塊和一個15點DFT模塊的組合;一個315點DFT模塊和一個12點DFT模塊的組合;一個420點DFT模塊和一個9點DFT模塊的組合;一個1260點DFT模塊和一個3點DFT模塊的組合。
22.按照權利要求20或21的多載波接收系統,其中當3780點DFT處理器由252點DFT模塊和15點DFT模塊構成時,252點DFT模塊是由4點DFT模塊、7點DFT模塊和9點DFT模塊的組合構成,15點DFT模塊是由3點DFT模塊和5點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過252點DFT模塊輸出。
23.按照權利要求20或21的多載波接收系統,其中當3780點DFT處理器由315點DFT模塊和12點DFT模塊構成時,315點DFT模塊是由3點DFT模塊、7點DFT模塊和9點DFT模塊的組合構成,12點DFT模塊是由3點DFT模塊和4點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過315點DFT模塊輸出。
24.按照權利要求20或21的多載波接收系統,其中當3780點DFT處理器由420點DFT模塊和9點DFT模塊構成時,420點DFT模塊是由3點DFT模塊、4點DFT模塊、5點DFT模塊和7點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過420點DFT模塊輸出。
25.按照權利要求20或21的多載波接收系統,其中當3780點DFT處理器由84點DFT模塊和45點DFT模塊構成時,84點DFT模塊是由3點DFT模塊、4點DFT模塊和7點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過84點DFT模塊輸出。
26.按照權利要求20或21的多載波接收系統,其中當3780點DFT處理器由105點DFT模塊和36點DFT模塊構成時,105點DFT模塊是由3點DFT模塊、5點DFT模塊和7點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過105點DFT模塊輸出。
27.按照權利要求20或21的多載波接收系統,其中當3780點DFT處理器由180點DFT模塊和21點DFT模塊構成時,180點DFT模塊是由4點DFT模塊、5點DFT模塊和9點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過180點DFT模塊輸出。
28.按照權利要求20或21的多載波接收系統,其中當3780點DFT處理器由1260點DFT模塊和3點DFT模塊構成時,1260點DFT模塊是由4點DFT模塊、5點DFT模塊、7點DFT模塊和9點DFT模塊的組合構成,其中由一個預定的控制信號調制PN序列以通過1260點DFT模塊輸出。
全文摘要
本發明提供了一種多載波發送系統及其方法和一種多載波接收系統及其方法,所述多載波發送系統包括FEC單元,用于編碼頻域OFDM信號,以便使得接收端檢測和糾正差錯;映射單元,用于按照預定的映射方法來映射編碼的頻域OFDM信號;3780點IDFT處理器,用于利用IDFT模塊將頻域OFDM信號調制為時域OFDM信號;保護間隔插入單元,用于在所述時域OFDM信號之前插入保護間隔,其中所述3780點IDFT處理器包括諸如252點IDFT模塊和15點IDFT模塊的組合、315點IDFT模塊和12點IDFT模塊的組合以及420點IDFT模塊和9點IDFT模塊的組合這樣的模塊的組合。這使得能夠進行不同的點的處理,以便接收端能夠使用例如3780點IDFT/DFT處理器的252、315或420點IDFT/DFT模塊來用于調制,從而提高效率并改進了性能的可靠性。
文檔編號H04L29/00GK1487680SQ0310720
公開日2004年4月7日 申請日期2003年3月17日 優先權日2002年10月2日
發明者郭征元 申請人:三星電子株式會社