輸出級電源選擇電路的制作方法
【技術領域】
[0001]本發明涉及模擬集成電路領域,特別是涉及一種輸出級電源選擇電路。
【背景技術】
[0002]在電路設計和應用中,當有兩路電源可以供電時,需要對電源進行選擇,把提供電源輸入的一個作為電路的電源。雙電源選擇主要存在于由鋰電池和AC電源作為供電電源的應用中。如手機,便攜式電腦等,在沒有連接AC電源時,把鋰電池作為電源,在有AC電源時,優選選擇AC電源作為供電電源,減少鋰電池的耗電。
[0003]在驅動級,由于輸出電壓的不同,通常也會需要不同的電源電壓為驅動級供電,用于驅動功率級的器件,但電源的串擾會損害電源自身,同時造成電路工作不正常。
【發明內容】
[0004]本發明要解決的技術問題是提供一種輸出級電源選擇電路,在兩路電源中有一路電源供電時,選擇有輸入的一路電源輸出作為電路的電源,當兩路均有供電時,不輸出電壓。
[0005]為解決上述技術問題,本發明提供技術方案如下:
用于在電路有第一電源電壓和第二電源電壓兩路電源供電時,自動選擇其中的一個作為電路的電源;
包括:基準電路、第一比較器和第二比較器,及控制切換電路;
所述基準電路輸入第一電源電壓和第二電源電壓,并選擇其中較高的電壓值作為基準電壓,
所述第一比較器輸入端接第一電源電壓和所述基準電路產生的基準電壓,輸出第一比較電壓;第二比較器輸入端接第二電源電壓和所述基準電路產生的基準電壓,輸出第二比較電壓;
所述第一比較器包括:第二 NMOS管,第三PMOS管,第二電阻和第一反相器;所述第三PMOS管源極和襯底與第一電源電壓相連、柵極和漏極短接并連接到第二 NMOS管的漏極和第一反相器輸入端,第二 NMOS管的柵極與基準電壓相連、柵極與第二電阻的正端連接,第二電阻的負端連接到地,第一反相器輸出第一比較信號;所述第二比較器包括:第三NMOS管,第四PMOS管,第三電阻和第二反相器;所述第四PMOS管源極和襯底與第二電源電壓相連、柵極和漏極短接并連接到第三NMOS管的漏極和第二反相器輸入端,第三NMOS管的柵極與基準電壓相連、柵極與第三電阻的正端連接,第三電阻的負端連接到地,第二反相器輸出第二比較信號;
所述控制切換電路的兩個輸入端與第一比較器和第二比較器的輸出端連接,根據兩個比較器的輸出結果選擇第一電源電壓和第二電源電壓中較高的電源電壓輸出。
[0006]具體的,所述基準電壓包括第一 PMOS管、第二 PMOS管、第一 NMOS管及第一電阻;所述第一 PMOS管和第二 PMOS管的柵端、漏端和襯底短接、并連接第一電阻的正端,第一PMOS管源端連接第一電源電壓,第二 PMOS管源端連接第二電源電壓,第一電阻負端與第一NMOS管漏端和柵端連接并輸出基準電壓,第一 NMOS管的源端和襯底接地。
[0007]具體的,所述控制切換電路由第一或門、第二或門、或非門、第五PMOS管、第六PMOS管組成;
所述或非門的兩個輸入端分別與第一比較器和第二比較器的輸出端連接,第一或門和第二或門分別有一個輸入端與第一比較器和第二比較器的輸出端各自連接,另一輸入端均連接或非門的輸出端,所述第五PMOS管、第六PMOS管的柵極分別連接第一或門和第二或門的輸出端,源級分別連接第一電源電壓和第二電源電壓,漏級均連接電源輸出端。
[0008]本發明的實施例具有以下有益效果:
上述方案中,基準電路輸入所述第一電源電壓和第二電源電壓,產生基準電壓;比較電路把所述第一電源電壓和第二電源電壓分別和所述基準電壓比較,產生比較信號;控制切換電路輸入所述比較信號,把所述第一電源電壓和第二電源電壓中較高的一個電壓輸出,產生選擇電壓。
[0009]因此,本發明所述的輸出級電源選擇電路,能夠在兩路電源中有一路電源供電時,選擇有輸入的一路電源輸出作為電路的電源,當兩路均有供電時,不輸出電壓。
【附圖說明】
[0010]通過以下對本發明輸出級電源選擇電路的一實施例結合其附圖的描述,可以進一步理解本發明的目的、具體結構特征和優點。其中,附圖為:
圖1是本發明一種【具體實施方式】的電路原理圖。
【具體實施方式】
[0011]為使本發明的實施例要解決的技術問題、技術方案和優點更加清楚,下面將結合附圖及具體實施例進行詳細描述。
[0012]如圖1所示,這是本發明輸出級電源選擇電路的電原理圖。本發明的目的是把第一電源電壓Vl及第二電源電壓V2之中的一個輸出到電源輸出端V0UT。如果第一電源電壓Vl有輸入電壓、第二電源電壓V2沒有輸入電壓,則VOUT=Vl ;反之,如果第一電源電壓Vl沒有輸入電壓、第二電源電壓V2有輸入電壓,則V0UT=V2 ;如果第一電源電壓Vl和第二電源電壓V2都有輸入電壓,則不輸出。
[0013]本發明輸出級電源選擇電路由基準電路、第一比較器和第二比較器,及控制切換電路組成;
所述基準電路輸入第一電源電壓和第二電源電壓,并選擇其中較高的電壓值作為基準電壓。
[0014]圖1中,基準電路包括:第一 PMOS管P1、第二 PMOS管P2、第一 NMOS管NI及第一電阻Rl。Pl和P2管的柵端、漏端和襯底短接、并連接Rl的正端,Pl源端連接第一電源電壓VI,P2源端連接第二電源電壓V2,Rl負端與NI漏端和柵端連接并輸出基準電壓,NI的源端和襯底接地。
[0015]以下描述基準電路的工作原理:P1管柵端和漏端短接,相當于一個二極管,其正端連接第一電源電壓VI,負端節點為VIN ;VIN端的輸出電壓作為后續兩個比較器電路的供電電壓,同樣的,P2管柵端和漏端短接,也相當于一個二極管,其正端連接第二電源電壓V2,負端與VIN節點連接。VIN的電壓會選擇Vl和V2中較高的一個作為其電壓:當Vl有輸入電壓、V2沒有輸入電壓時,Pl導通、P2截止,VIN連接到Vl的電壓;當Vl沒有輸入電壓、V2有輸入電壓時,Pl截止、P2導通,VIN連接到V2的電壓;當Vl和V2都有輸入電壓時,如果V1>V2,則Pl導通、P2截止,如果VKV2,則Pl截止、P2導通,因此,VIN會連接到Vl和V2中電壓較高的一個電壓,VIN在本發明中作為基準電路和所有反相器、或非門電路的電源。Pl和P2的襯底接到V