信號傳送與接收系統及相關顯示器的時序控制器的制造方法
【專利摘要】一顯示器的一信號傳送與接收系統包含一時序控制器以及至少一源極驅動器,其中該時序控制器用以傳送一訓練信號以及一數據信號,該源極驅動器通過至少一數據通道以及一鎖定通道耦接至該時序控制器,并用以通過該數據通道接收該訓練信號以及該數據信號。該時序控制器參考該鎖定通道的一電壓電平以傳送該訓練信號或該數據信號至該源極驅動器,而該鎖定通道的該電壓電平可通過該時序控制器以及該源極驅動器來加以控制。
【專利說明】
信號傳送與接收系統及相關顯示器的時序控制器
技術領域
[0001] 本發明有關于一顯示器,尤指一信號傳送與接收系統及一相關顯示器的時序控制 器。
【背景技術】
[0002] 在一傳統點對點(point to point, P2巧時序控制器中,利用一單一數據率傳送圖 像帖數據至多個源極驅動器,然而,使用一單一數據率來傳送該圖像帖數據將導致高電磁 干擾(electroma即etic interference, EMI)峰值,此外,由于該點對點時序控制器使用一 串行器/解串器(serializer/deserializer, SerDes)接口 W傳送該圖像帖數據,故該數據 傳輸率相當高(例如,高于IGb/s),因此,傳統展頻技巧較難應用于該點對點時序控制器。
[0003] 此外,在一顯示系統中,該時序控制器通過至少一數據通道(數據線)W及一鎖定 通道(lock channel)連接至該源極驅動器,其中該鎖定通道的一電壓電平由該源極驅動器 所決定,且該時序控制器參考該鎖定通道的該電壓電平W決定傳送一訓練信號或一數據信 號至該源極驅動器。詳細來說,當開啟該顯示系統時,控制該鎖定通道的該電壓電平來對應 一邏輯值"0",而該時序控制器傳送該訓練信號至該源極驅動器,且一包含于該源極驅動器 內的一時脈數據恢復(clock and data recovery, CDR)電路根據來自該時序控制器的該訓 練信號,利用鎖頻與鎖相產生一內部時脈。在該源極驅動器確定該內部時脈的頻率及相位 被鎖住后,該源極驅動器控制該鎖定通道來使該電壓電平對應一邏輯值"1",而當該鎖定通 道的該電壓電平對應該邏輯值"1"時,該時序控制器傳送該數據信號至該源極驅動器,而包 含于該源極驅動器的該時脈數據恢復電路則使用該內部時脈來取樣該數據信號W產生恢 復數據。
[0004] 在上述傳統顯示系統中,當該數據信號的一數據傳輸率在該鎖定通道的該電壓電 平對應邏輯值"1"的過程中發生改變,該時脈數據恢復電路可能發生死鎖(dead lock)且 無法使用該內部時脈取樣該數據信號W產生該正確的恢復數據。
【發明內容】
[0005] 本發明的一目標為提供一信號傳送與接收系統W及一相關顯示器的時序控制器, 其鎖定通道可借由該時序控制器W及該源極驅動器控制,W解決上述問題。
[0006] 根據本發明一實施例,一顯示器的一信號傳送與接收系統包含有一時序控制器W 及至少一源極驅動器,其中該時序控制器用W傳送一訓練信號W及一數據信號,而該源極 驅動器通過至少一數據通道W及一鎖定通道禪接至該時序控制器,且該源極驅動器用W通 過該數據通道接收該訓練信號W及該數據信號。該時序控制器借由參考該鎖定通道的一電 壓電平傳送該訓練信號或該數據信號至該源極驅動器,且該鎖定通道的該電壓電平可通過 該時序控制器W及該源極驅動器控制。
[0007] 根據本發明另一實施例,一顯示器的一時序控制器通過至少一數據通道W及一鎖 定通道禪接至一源極驅動器,該時序控制器借由參考該鎖定通道的一電壓電平傳送一訓練 信號或一數據信號至該源極驅動器,且該鎖定通道的該電壓電平可通過該時序控制器W及 該源極驅動器控制。
【附圖說明】
[0008] 圖1為根據本發明一實施例的一顯示系統的示意圖。
[0009] 圖2為根據本發明一實施例的時序控制器及源極驅動器的操作狀態的示意圖。
[0010] 圖3為根據本發明一實施例的時序控制器W及源極驅動器細部電路結構的示意 圖。
[0011] 圖4為當源極驅動器的時脈數據恢復電路未被鎖定時圖3所示信號的時序圖。
[0012] 圖5為當該時序控制器改變該數據信號的數據傳輸率時圖3所示信號的時序圖。
[0013] 圖6為根據本發明一實施例的利用數據傳輸率DRl至DR3來傳送圖像帖的示意 圖。
[0014] 圖7為根據本發明一實施例的圖像帖格式的示意圖。
[0015] 圖8為圖像帖的信號\。〇<與化ain_TX的示意圖。
[001引符號說明
[0017] 100 顯示系統
[001引 110 時序控制器
[001引 132_1至132_N 數據通道
[0020] 122_1至122_N 源極驅動器
[0021] 124 主動顯示區
[0022] 120 顯示面板
[002引 134 鎖定通道
[0024] Vlock 電壓電平
[00巧]314 延遲電路
[0026] VDD 供應電壓
[0027] MU M2 晶體管
[0028] 316、324 多工器
[0029] 312、318、322 緩沖器
[0030] 326 時脈數據恢復電路
[0031] LOCKJX_dly、L0CKJX、 信號 Train_lX、L0CK_版、Train-版、加 ,"-趾、wc* _邸
[0032] S41 至 S49,、S51 至 S59, 步驟
[0033] DRl、DR2、DR3 數據傳輸率
[0034] Fl至F8 圖像帖
[003引 700 圖像帖
【具體實施方式】
[0036] 在說明書及所附的權利要求當中使用了某些詞匯來指稱特定的元件。所屬領域中 普通技術人員應可理解,硬件制造商可能會用不同的名詞來稱呼同一個元件。本說明書及 所附的權利要求并不W名稱的差異來作為區分元件的方式,而是W元件在功能上的差異來 作為區分的準則。在通篇說明書及所附的權利要求當中所提及的"包含"為一開放式的用 語,故應解釋成"包含但不限定于"。此外,"禪接"一詞在此包含任何直接及間接的電氣連 接手段,因此,若文中描述一第一裝置禪接于一第二裝置,則代表該第一裝置可直接電氣連 接于該第二裝置,或者通過其他裝置或連接手段間接地電氣連接至該第二裝置。
[0037] 參考圖1,圖1為根據本發明一實施例的一顯示系統100的示意圖,如圖1所示,顯 示系統100包含一時序控制器100 W及一顯示面板120,其中該顯示面板120包含至少一源 極驅動器(在此實施例中,包含多個源極驅動器122_1-122_腳W及一主動顯示區124(該 主動顯示區124亦可稱作一主動陣列)。在此實施例中,時序控制器110為一點對點時序 控制器,且時序控制器110使用一串行器/解串器接口分別傳送圖像帖數據至源極驅動器 122_1-122_N,且顯示系統 100 為一液晶顯示器(liquid Ciystal display, LCD)。
[0038] 除此之外,在顯示系統100中,時序控制器110通過至少一數據通道W及一鎖定通 道禪接至源極驅動器122_1-122_N中的每一驅動器(在此實施例中,有兩個數據通道W用 來傳輸差動信號)W作為一信號傳輸與接收系統。詳細來說,時序控制器110通過數據通 道132_1 W及一鎖定通道134禪接至該源極驅動器,且時序控制器110通過數據通道132_2 W及鎖定通道134禪接至源極驅動器,…,W及時序控制器110通過數據通道132_ N W及鎖定通道134禪接至源極驅動器122_N。數據通道132_1-132_N中的每一數據通道 用W傳送一訓練信號或一數據信號,例如自時序控制器至源極驅動器122_1-122_N的R/G/ B信號W及控制信號,而鎖定通道134用W提供一電壓電平心CK予時序控制器110及源極 驅動器122_1-122_N來決定其操作狀態。特別地,在此實施例中,鎖定通道134的電壓電平 Vuck可通過時序控制器110 W及源極驅動器122-_1-122_N控制。
[0039] 參考圖2,圖2為根據本發明一實施例的時序控制器110及源極驅動器122_1的 操作狀態的示意圖,如圖1所示,當時序控制器110及源極驅動器122_1-122_N的其中的一 控制鎖定通道134使該電壓電平對應一邏輯值'0'(即Vuck= 0),時序控制器110進入一 訓練狀態并通過數據通道132_1-132_N分別傳送該訓練信號(如一時脈信號)至源極驅 動器122_1-122_N ;此時,源極驅動器122_1-122_N中的每一驅動器接收該訓練信號,且包 含于源極驅動器122_1-122_N中的每一驅動器的一時脈數據恢復電路根據該訓練信號且 借由鎖頻及鎖相產生一內部時脈。當時序控制器110及源極驅動器122_1-122_N的其中的 一控制鎖定通道134使該電壓電平對應一邏輯值' 1'(即Vuck= 1),時序控制器110進入 一正常狀態并通過數據通道132_1-132_N分別傳送該數據信號至源極驅動器122_1-122_ N ;此時,源極驅動器122_1-122_N中的每一驅動器接收該數據信號,且包含于源極驅動器 122_1-122_N中的每一驅動器的該時脈數據恢復電路使用該內部時脈W取樣該數據信號W 產生恢復數據W供進一步使用。
[0040] 參考圖3,圖3為根據本發明一實施例的時序控制器100 W及源極驅動器122_1細 部電路結構的示意圖,如圖3所示,時序控制器110包含一控制電路(在此實施例中,該控 制電路用一晶體管Ml實現)、緩沖器312及318、一延遲電路314 W及一多工器316。此外, 源極驅動器122_1包含一控制電路(在此實施例中,該控制電路用一晶體管M2實現)、一緩 沖器322、一多工器324 W及一時脈數據恢復電路326。
[00川在圖3中,在時序控制器110的一信號化ain_TX W及在源極驅動器122_1的一信 號L0CK_RX用W控制鎖定通道134的電壓電平其中信號Train_TX在時序控制器110 內產生,而信號LOCK_RX產生自源極驅動器122_1的時脈數據恢復電路326。在傳送器端 (即時序控制器110),緩沖器312輸出一信號LOCK_TX,且延遲電路314延遲信號LOCK_TX W產生一信號LOCK_TX_dly ;而多工器316通過緩沖器318 W參考一數據有效信號化ta_ Valid W及信號LOCK_TX_dly來選擇性地輸出該訓練信號或該數據信號至數據通道132。此 夕F,在接收器端(即源極驅動器122_1),緩沖器322根據鎖定通道134的電壓電平Vuck輸 出一信號化//>1_欠\',且多工器324借由參考一信號化ain_RX W選擇性地輸出來自數據通 道132的訓練信號/數據信號或是輸出時脈數據恢復電路326所產生的內部時脈,其中信 號hairuRX的相位與信號7)如"_ A'乂相反。
[0042] 當時序控制器110在正常狀態時,至少有兩種情形鎖定通道134將會下降使該電 壓電平對應該邏輯值"0"(即Vu?= 0),其一為源極驅動器122_1的該內部時脈未被鎖住, 另一為時序控制器110需要改變/轉變該數據信號的一數據傳輸率。當源極驅動器122_1 的該內部時脈未被鎖住時,源極驅動器122_1降低鎖定通道134的該電壓電平使時序控制 器110進入該訓練狀態并傳送該訓練信號,而源極驅動器122_1使用來自時序控制器110 的該訓練信號W重新產生該內部時脈;此外,當時序控制器110需要改變/轉變該數據信號 的該數據率時,時序控制器110自動降低鎖定通道134的該電壓電平并進入該訓練狀態W 強迫源極驅動器122_1重新產生該內部時脈,上述兩種情況將在圖4與圖5的實施例中說 明。
[0043] 同時參考圖3與圖4,圖4為當源極驅動器的時脈數據恢復未被鎖定時圖3所示信 號的時序圖,需注意的是,在圖4中,假設信號Train_TX為0。如圖4所示,當時脈數據恢 復電路326判斷該內部時脈未被鎖住時,時脈數據恢復電路326改變信號L0CK_RX的一電 壓電平(步驟S41)使晶體管M2降低鎖定通道134的電壓電平Vuck至接地(步驟S42),接 著,據此改變信號L0CK_TX W及Train_RX的電壓電平(步驟S43),且延遲電路314延遲信 號L0CK_TX W產生信號L0CK_TX_dly (步驟S44),接著,多工器316借由參考數據有效信號 Data_Valid W及信號L0CK_TX_dly開始輸出該訓練信號至源極驅動器122_1 (假設化ta_ Valid = 1)(步驟S45),而多工器324借由參考信號化ain_RX輸出該訓練信號至時脈數據 恢復電路326,且時脈數據恢復電路326根據該訓練信號并借由鎖頻和鎖相開始產生該內 部時脈。
[0044] 在該內部時脈的相位及頻率被鎖住后,時脈數據恢復電路326再次改變信號 L0CK_RX的該電壓電平W關閉晶體管M2使電壓電平Vuck被提升至一供應電壓V DD (步驟 S47),接著,據此改變信號L0CK_TX W及化ain_RX的電壓電平,且延遲電路314延遲信號 L0CK_TX W產生信號L0CK_TX_dly (步驟S49),接著,多工器316借由數據有效信號化ta_ Valid W及信號L0CK_TX_dly開始輸出該數據信號至源極驅動器122_1 (假設化ta_Valid =1)(步驟S49'),且多工器324借由參考信號Train_RX輸出該內部時脈至時脈數據恢復 電路326,且時脈數據恢復電路326開始使用該內部時脈W取樣該數據信號來產生該恢復 數據。
[0045] 同時參考圖3及圖5,圖5為當該時序控制器改變該數據信號的數據傳輸率時圖3 所示信號的時序圖。如圖5所示,在化ta_Valid = 0的過程中,時序控制器110中的多工 器316借由參考數據有效信號化ta_Valid及信號L0CK_TX_dly開始輸出該訓練信號至源 極驅動器122_1,因此,時序控制器110在此過程中可改變數據傳輸率。詳細來說,當時序控 制器110需要使用不同數據傳輸率來傳送該數據信號時,時序控制器110改變信號Train_ TX的一電壓電平(步驟S51) W開啟晶體管Ml W降低信號LOCK_TX的電壓電平Vuck至接 地(步驟S52),接著,據此改變信號LOCK_TX W及化ain_RX的電壓電平(步驟S53),接著, 延遲電路314延遲信號LOCK_TX W產生信號LOCK_TX_dly (步驟S54),且多工器316輸出該 訓練信號至源極驅動器122_1 (步驟S55),接著,多工器324借由參考信號化ain_RX輸出該 訓練信號至時脈數據恢復電路326,而時脈數據恢復326電路根據該訓練信號借由鎖頻及 鎖相開始產生該內部時脈。
[0046] 自步驟S51經過一特定時間周期后,時序控制器110再次改變信號Train_TX的該 電壓電平(步驟S56) W關閉晶體管Ml來使電壓電平Vua提升至供應電壓Vdd(步驟S57), 接著,據此改變信號L0CK_TX W及Train_RX的電壓電平(步驟S58),接著,延遲電路314 延遲信號L0CK_TX W產生信號L0CK_TX_dly (步驟S59),接著,多工器316借由參考數據有 效信號Data_Valid W及信號L0CK_TX_dly開始輸出該數據信號至源極驅動器122_1 (假設 Data_Valid自0改變至1)(步驟S59'),且多工器324借由參考信號Train_RX輸出該內部 時脈至時脈數據恢復電路326,且時脈數據恢復電路326開始使用該內部時脈W取樣該數 據信號來產生該恢復數據。
[0047] 需注意的是,在圖5中忽略信號L0CK_RX W求簡化,且其假設時脈數據恢復電路 326在步驟S56前便成功地產生適合的內部時脈,在閱讀上述描述后,本領域普通技術人員 應能理解當時脈數據恢復電路326在步驟56后才成功地產生適合的內部時脈時要如何修 改圖5所示的時序圖,因此,進一步描述將在此省略。
[0048] 除此之外,為了該數據信號的傳輸,時序控制器110對一離散數據傳輸率設定應 用多個數據傳輸率,接著,時序控制器110依序地接收多個圖像帖的圖像數據,并利用多個 數據率分別傳送該多個圖像帖的該(處理過后的)圖像數據至源極驅動器122_l-122_N的 每一驅動器,其中對每一圖像帖而言,其所對應的圖像數據利用該多個數據傳輸率中的其 一來傳送。接著,在自時序控制器110接收該圖像數據后,源極驅動器122_1-122_N傳送相 對應的數據至主動顯示區的數據線。
[0049] 詳細來說,參考圖6,圖6為根據本發明一實施例的利用數據傳輸率DRl至DR3傳 送圖像帖的示意圖,其中時序控制器110使用數據傳輸率DRl W傳送地一圖像帖Fl的圖 像數據至源極驅動器122_1-122_N,使用數據傳輸率DR2 W傳送第二圖像帖F2的圖像數據 至源極驅動器122_1-122_N,使用數據傳輸率DR3 W傳送第S圖像帖F3的圖像數據至源極 驅動器122_1-122_N,使用數據傳輸率DR2 W傳送第四圖像帖F4的圖像數據至源極驅動器 122_1-122_N,并分別使用數據傳輸率DRl、DR2、DR3、DR2 W分別傳送后續圖像帖巧、F6、巧、 F8,…,借由使用不同數據傳輸率來傳送該圖像帖數據,將可有效降低電磁干擾峰值。
[0050] 需注意的是,圖6僅為范例說明,并非本發明的一限制,舉例來說,數據傳輸率的 數量可根據設計者考量來決定,亦即,時序控制器110使用兩個、四個或五個不同的數據傳 輸率來傳送圖像帖數據;圖6顯示任何兩個相鄰的圖像帖的圖像數據分別利用不同的數據 傳輸率來傳輸,然而,在其他實施例中,某些相鄰圖像帖的圖像數據可利用相同傳輸傳輸率 來傳送,舉例來說,使用數據傳輸率DRl來傳輸圖像帖F1-F2 W及F4-F5,并使用數據率DR2 來傳輸圖像帖F3 W及F6 ;在其他實施例中,數據傳輸率并非周期性的用W傳送圖像帖的圖 像數據。運些設計上的變化均應隸屬于本發明的范疇。
[0051] 參考圖7,圖7為根據本發明一實施例的圖像帖700格式的示意圖,其中圖像帖 700包含主動圖像數據W及非主動數據,該主動圖像數據用W顯示在主動顯示區域124, 即圖7所示"第3區域";而該非主動數據非顯示在主動顯示區域124,即垂直空白間隙 (ve;rtical blanking interval, VBI)數據,即圖7所示"第1區域",W及水平空白間隙 (horizontal blanking interval,皿I)數據,即圖7所示"第2區域及"第4區域"。在 此實施例中,時序控制器110在傳送垂直空白間隙數據至源極驅動器122_1-122N的過程中 切換該數據傳輸率,詳細來說,當傳送圖像帖700的該垂直空白間隙數據至源極驅動器時, 設置在時序控制器100中的該硬件或一微處理器(microprocessor, MCU)執行一程式碼W 切換一振蕩器頻率偏移來切換用W傳送圖像帖700的圖像數據的數據傳輸率。
[0052] 參考圖8,圖8為圖像帖Fl及F2的信號心CK與Train_TX的示意圖,如圖6與圖 8所示,在每一圖像帖的初始改變/轉換其數據傳輸率,并且在該垂直空白間隙數據傳輸的 過程中,信號Train_TX變為"1",且時序控制器110進入該訓練狀態且傳輸該訓練信號至源 極驅動器112_1-112_N W產生該適合的內部時脈。在該主動信號W及該水平空白間隙數據 傳送的過程中,信號Train_TX變為"0",且時序控制器110進入該正常狀態W傳送該數據 信號至源極驅動器此外,在一實施例中,當傳送垂直空白間隙數據時,可設 定圖3所示的數據有效信號化ta_Valid為邏輯值"0";且當傳送該主動數據時,可設定圖3 所示的數據有效信號化ta_Valid為邏輯值"1"。
[0053] 需注意的是,圖8所示的信號Train_TX的時序圖僅為范例說明,并非本發明的一 限制。在其他實施例中,在數據傳輸率切換時間后的任何一特定周期中,且在該特定周期位 于傳送該垂直空白間隙數據的時段內時,信號Train_TX可設為為"1",只要信號Train_TX 的電壓電平根據數據傳輸率的切換時機所決定,運些設計上的變化均應隸屬于本發明的范 疇。
[0054] 簡單歸納本發明,在本發明中,該鎖定通道可使用時序控制器W及源極驅動器來 控制,因此,當該源極驅動器的該內部時脈未被鎖定時,或當該時序控制器需改變該數據信 號的數據傳輸率時,該鎖定通道的電壓電平可準確地及迅速地被決定使該源極驅動器快速 進入鎖頻及鎖相狀態W避免發生該時脈數據恢復電路的死鎖。
[0055] W上所述僅為本發明的較佳實施例,凡依本發明申請專利范圍所做的均等變化修 飾,皆應屬本發明的涵蓋范圍。
【主權項】
1. 一顯示器的一信號傳送與接收系統,包含: 一時序控制器,用以傳送一訓練信號以及一數據信號;以及 至少一源極驅動器,通過至少一數據通道以及一鎖定通道耦接至該時序控制器,且用 以通過該數據通道接收該訓練信號以及該數據信號; 其中該時序控制器參考該鎖定通道的一電壓電平來傳送該訓練信號或該數據信號至 該源極驅動器,而該鎖定通道的該電壓電平可通過該時序控制器以及該源極驅動器控制。2. 如權利要求1的信號傳送與接收系統,其中該源極驅動器包含: 一時脈數據恢復電路,用以接收該訓練信號以產生一內部時脈,并利用該內部時脈取 樣該數據信號以產生恢復數據;以及 一多工器,耦接至該數據通道,用以自該數據通道接收該訓練信號或該數據信號且自 該時脈數據恢復電路接收該內部時脈,并且參考該鎖定通道的該電壓電平選擇性地輸出該 訓練信號/數據信號或該內部時脈至該時脈數據恢復電路。3. 如權利要求2的信號傳送與接收系統,其中當該鎖定通道的該電壓電平對應一第一 邏輯值時,該時脈數據恢復電路自該時序控制器接收該訓練信號并根據該訓練信號產生該 內部時脈;且當該鎖定通道的該電壓電平對應一第二邏輯值,該時脈數據恢復電路自該時 序控制器接收該數據信號并使用該內部時脈以取樣該數據信號來產生該恢復數據。4. 如權利要求1的信號傳送與接收系統,其中該時序控制器包含: 一延遲電路,用以延遲一信號以產生一延遲信號,其中該信號根據該鎖定通道的該電 壓電平所產生;以及 一多工器,用以接收該訓練信號以及該數據信號,并至少參考該延遲信號選擇性地輸 出該訓練信號或該數據信號至該源極驅動器。5. 如權利要求1的信號傳送與接收系統,其中該時序控制器包含: 一控制電路,用以參考由該時序控制器內部產生的一控制信號來控制該鎖定通道的該 電壓電平。6. 如權利要求5的信號傳送與接收系統,其中該時序控制器對一離散數據傳輸率設定 應用多個數據傳輸率,且該時序控制器分別利用該多個數據傳輸率傳送該數據信號;且該 控制信號根據該數據傳輸率的切換時機所產生。7. 如權利要求6的信號傳送與接收系統,其中在該數據傳輸率的每一切換時間點后的 一特定周期中,該控制電路控制該鎖定通道的該電壓電平以使該時序控制器傳送該訓練信 號至該源極驅動器,并使該源極驅動器進入鎖頻及鎖相狀態。8. 如權利要求7的信號傳送與接收系統,其中該數據信號包含多個圖像幀的圖像數 據,請對于該多個圖像幀的每一圖像幀而言,其所對應的圖像數據僅利用該多個數據傳輸 率中的其中之一來傳送,且每一圖像幀包含主動圖像數據以及非主動圖像數據,該主動圖 像數據用以顯示在一顯示面板的一主動顯示區,該非主動數據非顯示在該顯示面板的該主 動顯示區;且該特定周期對應每一圖像幀的該非主動數據。9. 如權利要求8的信號傳送與接收系統,其中該特定周期對應每一圖像幀的一垂直空 白間隙(vertical blanking interval, VBI)數據。10. -顯示器的一時序控制器,其中該時序控制器通過至少一數據通道以及一鎖定通 道耦接至一源極驅動器,該時序控制器參考該鎖定通道的一電壓電平傳送一訓練信號或一 數據信號至該源極驅動器,且該鎖定通道的該電壓電平可通過該時序控制器以及該源極驅 動器來控制。11. 如權利要求10的時序控制器,其中該時序控制器包含: 一延遲電路,用以延遲一信號以產生一延遲信號,其中該信號根據該鎖定通道的該電 壓電平產生;以及 一多工器,用以接收該訓練信號以及該數據信號,并參考該至少一延遲信號以選擇性 地輸出該訓練信號或是該數據信號至該源極驅動器。12. 如權利要求10的時序控制器,其中該時序控制器包含: 一控制電路,用以參考由該時序控制器內部產生的一控制信號來控制該鎖定通道的該 電壓電平。13. 如權利要求12的時序控制器,其中該時序控制器對一離散數據傳輸率設定應用多 個數據傳輸率,且該時序控制器分別利用該多個數據傳輸率傳送該數據信號;且該控制信 號根據該數據率的切換時間點所產生。14. 如權利要求12的時序控制器,其中在該數據傳輸率的每一切換時間點后的一特定 周期中,該控制電路控制該鎖定通道的該電壓電平以使該時序控制器傳送該訓練信號至該 源極驅動器,并使該源極驅動器進入鎖頻及鎖相狀態。15. 如權利要求14的時序控制器,其中該數據信號包含多個圖像幀的圖像數據,且對 于該多個圖像幀的每一圖像幀而言,其所對應的圖像數據僅利用該多個數據傳輸率中的其 中之一來傳送,且每一圖像幀包含主動圖像數據以及非主動圖像數據,該主動圖像數據用 以顯示在一顯示面板的一主動顯示區,該非主動數據非顯示在該顯示面板的該主動顯示 區;且該特定周期對應每一圖像幀的該非主動數據。16. 如權利要求15的時序控制器,其中該特定周期對應每一圖像幀的一垂直空白間隙 (vertical blanking interval, VBI)數據。
【文檔編號】G09G3/36GK106023910SQ201510666398
【公開日】2016年10月12日
【申請日】2015年10月15日
【發明人】林湛斐, 朱育杉, 李國銘
【申請人】奇景光電股份有限公司