一種浪涌及脈沖群抑制電路的制作方法
【技術領域】
[0001]本發明涉及火災自動報警系統產品內部的電源進線處理電路,具體涉及一種浪涌及脈沖群抑制電路。
【背景技術】
[0002]浪涌也叫突波,就是超出正常工作電壓的瞬間過電壓。本質上講浪涌是發生在僅僅幾百萬分之一秒時間內的一種劇烈脈沖。通常引起浪涌的可能原因有雷擊、短路、電源切換、輸電線路中的開關動作等。浪涌對電子設備的可靠性影響大,會導致設備的不正常工作。電快速瞬變脈沖群,有特定的持續時間,特定的脈沖周期,脈沖群里的每個脈沖有特定的重復周期、電壓幅值、上升時間和脈寬。電快速脈沖群一般不會造成設備故障,但使設備產生誤動作的情況經常可見。為此國外和國內標準對浪涌和脈沖群都提到對應的抗擾度試驗。用來評定設備的電源線、10線等在遭受浪涌和脈沖群時的抗干擾能力。針對上述問題,傳統做法是在電源L和N線間加壓敏電阻和共模電感等方法,該方法在某些耦合方式下能使設備正常工作,不能防止其他耦合方式對設備造成的影響,如可能在L,N間加浪涌正常工作,但在N,GND間加浪涌設備就不能正常工作。
【發明內容】
[0003]本發明的目的是提供一種浪涌及脈沖群抑制電路,提供一種浪涌及脈沖群抑制電路,能夠在浪涌和脈沖群其他耦合方式下,保證設備正常工作。
[0004]本發明提供了如下的技術方案:
[0005]—種浪涌及脈沖群抑制電路,包括:浪涌抑制電路和脈沖群抑制電路;
[0006]所述的浪涌抑制電路包括端子J1,保險絲F1,氣體放電管⑶T1,壓敏電阻ZNR1,壓敏電阻ZNR2,壓敏電阻ZNR3 ;端子J1的1腳接保險絲F1的一端,保險絲F1的另一端接壓敏電阻ZNR1的一端和壓敏電阻ZNR2的一端,端子J1的2腳接壓敏電阻ZNR3的一端,端子J1的3腳接PGND ;壓敏電阻ZNR2的另一端接氣體放電管GDT1的一端,氣體放電管的另一端接PGND ;壓敏電阻ZNR3的一端接氣體放電管的一端;壓敏電阻ZNR1的一端接壓敏電阻ZNR3的一端;
[0007]所述的脈沖群抑制電路包括磁珠L1,磁珠L2,磁珠L3,磁珠L4磁珠L5,磁珠L6,磁珠L7,磁珠L8,磁珠L9,電容C1,電容C2,電容C3,濾波器L10,端子J2 ;磁珠L1的一端接壓敏電阻ZNR1,壓敏電阻ZNR2的一端,磁珠L1的另一端接電容C1,磁珠L2的一端;電容C1的另一端接磁珠L4,磁珠L5的一端;磁珠L2的另一端接電容C2和磁珠L3的一端;電容C2的另一端接磁珠L8,磁珠L9,電容C10的一端;磁珠L3的另一端接濾波器L10的1腳;磁珠L4的另一端接壓敏電阻ZNR1和壓敏電阻ZNR3的一端;磁珠L5的另一端接磁珠L6,電容C10的一端,磁珠L6的另一端接濾波器L10的2腳,磁珠L8的另一端接磁珠L7,磁珠L7的另一端接PGND ;磁珠L9的另一端接濾波器L10的3腳;濾波器L10的4腳接端子J2的1腳,濾波器L10的5腳接端子J2的2腳。
[0008]本發明的有益效果是:通過各種耦合方式下對浪涌和脈沖群進行抑制,對電源輸入端的浪涌和脈沖群進行大幅度衰減,使電源輸出不影響設備的正常工作。
【附圖說明】
[0009]附圖用來提供對本發明的進一步理解,并且構成說明書的一部分,與本發明的實施例一起用于解釋本發明,并不構成對本發明的限制。在附圖中:
[0010]圖1是本發明結構示意圖。
【具體實施方式】
[0011]如圖1所示,本發明公開一種浪涌及脈沖群抑制電路,包括:浪涌抑制電路和脈沖群抑制電路。
[0012]所述的浪涌抑制電路包括端子J1,保險絲F1,氣體放電管⑶T1,壓敏電阻ZNR1,壓敏電阻ZNR2,壓敏電阻ZNR3。端子J1的1腳接保險絲F1的一端,保險絲F1的另一端接壓敏電阻ZNR1的一端和壓敏電阻ZNR2的一端,端子J1的2腳接壓敏電阻ZNR3的一端,端子J1的3腳接PGND。壓敏電阻ZNR2的另一端接氣體放電管GDT1的一端,氣體放電管的另一端接PGND。壓敏電阻ZNR3的一端接氣體放電管的一端。壓敏電阻ZNR1的一端接壓敏電阻ZNR3的一端。
[0013]所述的脈沖群抑制電路包括磁珠L1,磁珠L2,磁珠L3,磁珠L4磁珠L5,磁珠L6,磁珠L7,磁珠L8,磁珠L9,電容C1,電容C2,電容C3,濾波器L10,端子J2。磁珠L1的一端接壓敏電阻ZNR1,壓敏電阻ZNR2的一端,磁珠L1的另一端接電容C1,磁珠L2的一端。電容C1的另一端接磁珠L4,磁珠L5的一端。磁珠L2的另一端接電容C2和磁珠L3的一端。電容C2的另一端接磁珠L8,磁珠L9,電容C10的一端。磁珠L3的另一端接濾波器L10的1腳。磁珠L4的另一端接壓敏電阻ZNR1和壓敏電阻ZNR3的一端。磁珠L5的另一端接磁珠L6,電容C10的一端,磁珠L6的另一端接濾波器L10的2腳,磁珠L8的另一端接磁珠L7,磁珠L7的另一端接PGND。磁珠L9的另一端接濾波器L10的3腳。濾波器L10的4腳接端子J2的1腳,濾波器L10的5腳接端子J2的2腳。
[0014]本發明的工作原理為L,N間的浪涌經壓敏電阻ZNR1泄放,L, PGND間的浪涌經壓敏電阻ZNR2和氣體放電管⑶T1泄放,N, PGND之間的浪涌經壓敏電阻ZNR3和氣體放電管⑶T1泄放。而脈沖群信號根據耦合情況泄放,如L與參考GND之間,則脈沖群信號經磁珠L1,磁珠L2,磁珠L3和濾波器后L10到電源輸入端,脈沖群信號在經過磁珠和濾波器后已大幅衰減,對電源的輸出造成的影響甚微。其他的耦合方式亦然。
[0015]綜上,本發明通過各種耦合方式下對浪涌和脈沖群進行抑制,對電源輸入端的浪涌和脈沖群進行大幅度衰減,使電源輸出不影響設備的正常工作。
[0016]以上所述僅為本發明的優選實施例而已,并不用于限制本發明,盡管參照前述實施例對本發明進行了詳細的說明,對于本領域的技術人員來說,其依然可以對前述各實施例所記載的技術方案進行修改,或者對其中部分技術特征進行等同替換。凡在本發明的精神和原則之內,所作的任何修改、等同替換、改進等,均應包含在本發明的保護范圍之內。
【主權項】
1.一種浪涌及脈沖群抑制電路,其特征在于,包括:浪涌抑制電路和脈沖群抑制電路;所述的浪涌抑制電路包括端子J1,保險絲F1,氣體放電管GDT1,壓敏電阻ZNR1,壓敏電阻ZNR2,壓敏電阻ZNR3 ;端子Jl的I腳接保險絲Fl的一端,保險絲Fl的另一端接壓敏電阻ZNRl的一端和壓敏電阻ZNR2的一端,端子Jl的2腳接壓敏電阻ZNR3的一端,端子Jl的3腳接PGND ;壓敏電阻ZNR2的另一端接氣體放電管GDTl的一端,氣體放電管的另一端接PGND ;壓敏電阻ZNR3的一端接氣體放電管的一端;壓敏電阻ZNRl的一端接壓敏電阻ZNR3的一端; 所述的脈沖群抑制電路包括磁珠LI,磁珠L2,磁珠L3,磁珠L4磁珠L5,磁珠L6,磁珠L7,磁珠L8,磁珠L9,電容Cl,電容C2,電容C3,濾波器L10,端子J2 ;磁珠LI的一端接壓敏電阻ZNR1,壓敏電阻ZNR2的一端,磁珠LI的另一端接電容Cl,磁珠L2的一端;電容Cl的另一端接磁珠L4,磁珠L5的一端;磁珠L2的另一端接電容C2和磁珠L3的一端;電容C2的另一端接磁珠L8,磁珠L9,電容ClO的一端;磁珠L3的另一端接濾波器LlO的I腳;磁珠L4的另一端接壓敏電阻ZNRl和壓敏電阻ZNR3的一端;磁珠L5的另一端接磁珠L6,電容ClO的一端,磁珠L6的另一端接濾波器LlO的2腳,磁珠L8的另一端接磁珠L7,磁珠L7的另一端接PGND ;磁珠L9的另一端接濾波器LlO的3腳;濾波器LlO的4腳接端子J2的I腳,濾波器LlO的5腳接端子J2的2腳。
【專利摘要】本發明提供一種浪涌及脈沖群抑制電路,包括:浪涌抑制電路和脈沖群抑制電路。本發明通過各種耦合方式下對浪涌和脈沖群進行抑制,對電源輸入端的浪涌和脈沖群進行大幅度衰減,使電源輸出不影響設備的正常工作。
【IPC分類】H02H9/06, H02H9/00
【公開號】CN105262071
【申請號】CN201510493580
【發明人】鄭靜, 花躍學, 羅曉珊, 胡高平, 仇志凌, 張明, 宴祥彪, 葛文海, 石泉
【申請人】南京亞派科技股份有限公司
【公開日】2016年1月20日
【申請日】2015年8月13日