專利名稱:支持復數種存儲芯片的譯碼轉換裝置與方法及其應用系統的制作方法
技術領域:
本發明是有關于一種存儲芯片的譯碼轉換裝置,且特別是有關于一種應用內存譯碼轉換裝置與方法,以支持復數種存儲芯片的內存控制器應用系統。
本發明提供一種支持復數種存儲芯片的譯碼轉換裝置應用系統,其包括控制芯片、譯碼轉換裝置以及目前運作存儲芯片。其中控制芯片輸出地址及芯片選擇信號,用來控制第一種存儲芯片。而目前運作存儲芯片為第一種存儲芯片、第二種存儲芯片以及部分損壞的第一種存儲芯片三者之一。譯碼轉換裝置則耦接至控制芯片及目前運作存儲芯片,用來將控制芯片輸出的地址及芯片選擇信號轉換為輸出地址及芯片選擇信號,來控制目前運作存儲芯片。
本發明提供的一種支持復數種存儲芯片的譯碼轉換裝置包括選擇設定儲存裝置,用以設定并儲存目前運作存儲芯片的一選擇設定值;以及邏輯控制及開關電路,耦接至選擇設定儲存裝置、控制芯片以及目前運作存儲芯片,用以接收控制芯片輸出的地址及芯片選擇信號,并根據選擇設定值,將其轉換為輸出地址及芯片選擇信號,來控制目前運作存儲芯片。
本發明提供的一種支持復數種存儲芯片的譯碼轉換裝置中,邏輯控制及開關電路包括直通電路、芯片切割電路、損壞芯片組地址切割電路、組芯片合并電路以及開關電路。直通電路耦接至控制芯片,用以將地址及芯片選擇信號直接導通至輸出地址及芯片選擇信號。芯片切割電路耦接至控制芯片,用以將第二種存儲芯片切割仿真為復數個第一種存儲芯片。損壞芯片組地址切割電路耦接至控制芯片,用以將部分損壞的第一種存儲芯片以分組(Bank)方式切割并隔離其損壞的部分,以獲得組數為原來一半的存儲芯片。組芯片合并電路耦接至控制芯片,用以將已以分組方式切割并隔離的復數個部分損壞的第一種存儲芯片合并仿真為完整的第一種存儲芯片。開關電路耦接至直通電路、芯片切割電路、損壞芯片組地址切割電路、組芯片合并電路、選擇設定儲存裝置以及目前運作存儲芯片,用以根據選擇設定儲存裝置的選擇設定值,在直通電路、芯片切割電路、損壞芯片組地址切割電路以及組芯片合并電路的輸出中選擇送出正確的輸出地址及芯片選擇信號,來控制目前運作存儲芯片。
本發明的實施例中,邏輯控制及開關電路還包括損壞芯片切割電路,耦接至控制芯片及開關電路,用以將部分損壞的第一種存儲芯片以列地址方式切割并隔離其損壞的部分,以獲得與原來相同組(Bank)數但容量只有一半的存儲芯片。
本發明的實施例中,邏輯控制及開關電路還包括芯片合并電路,耦接至控制芯片及開關電路,用來將已以列地址方式切割并隔離的復數個部分損壞的第一種存儲芯片合并仿真為完整的第一種存儲芯片。
本發明的實施例中,邏輯控制及開關電路還包括芯片組地址切割電路,耦接至控制芯片及開關電路,用來將已以分組方式切割并隔離的部分損壞的第一種存儲芯片以分組方式再切割仿真為完整組(Bank)數但容量只有一半的存儲芯片。
本發明的實施例中,邏輯控制及開關電路還包括反相電路,耦接至控制芯片及開關電路,用以將列地址信號反相為輸出列地址信號。
本發明另提供一種支持復數種存儲芯片的轉換方法,用以將控制芯片輸出的地址及芯片選擇信號轉換為輸出地址及芯片選擇信號,來控制目前運作存儲芯片。其中目前運作存儲芯片為第一種存儲芯片、第二種存儲芯片以及復數個部分損壞的第一種存儲芯片三者之一。此轉換方法為先選擇設定并儲存目前運作存儲芯片的選擇設定值,再接收控制芯片輸出的地址及芯片選擇信號,并根據選擇設定值,將其轉換為輸出地址及芯片選擇信號,來控制目前運作存儲芯片。
本發明提供的一種支持復數種存儲芯片的轉換方法中,當目前運作存儲芯片為第一種存儲芯片時,第二步驟為直接將地址及芯片選擇信號導通至輸出地址及芯片選擇信號;當目前運作存儲芯片為第二種存儲芯片時,第二步驟為將第二種存儲芯片切割仿真為復數個第一種存儲芯片;當目前運作存儲芯片為復數個部分損壞的第一種存儲芯片時,第二步驟為將復數個部分損壞的第一種存儲芯片以分組方式切割并隔離其損壞的部分,再將已以分組方式切割并隔離的復數個部分損壞的第一種存儲芯片合并仿真為完整組數的第一種存儲芯片。
由上述說明可知,本發明運用一可彈性編程的內存譯碼電路作為控制芯片與存儲芯片間的橋梁,并依據選擇設定值選擇一正確的譯碼方式,以便將來自控制芯片的地址及芯片選擇信號轉換為輸出地址及芯片選擇信號,來控制目前運作存儲芯片,使其可以倍數容量的新型存儲芯片替換原先支持使用的舊型存儲芯片,延續使用原來的應用系統,提高舊有系統的耐久性。此外,由不同的損壞芯片切割隔離方法,還可提高系統的穩定性,增進系統的效率。
附圖
標記說明
110控制芯片120譯碼轉換裝置130目前運作存儲芯片200譯碼轉換裝置210控制芯片220選擇設定儲存裝置230目前運作存儲芯片300邏輯控制及開關電路310直通電路320芯片切割電路330損壞芯片切割電路340芯片合并電路350組芯片合并電路360反相電路370損壞芯片組地址切割電路380芯片組地址切割電路390開關電路圖2所示,為根據本發明一實施例的一種支持復數種存儲芯片的譯碼轉換裝置及其應用系統方框圖,如圖2所示,此譯碼轉換裝置200包括選擇設定儲存裝置220以及邏輯控制及開關電路300。選擇設定儲存裝置220用以設定并儲存目前運作存儲芯片230的選擇設定值。此裝置可以選擇使用電可擦除可編程只讀存儲器(EEPROM)來達成。邏輯控制及開關電路300,耦接至選擇設定儲存裝置220、控制芯片210以及目前運作存儲芯片230,用以接收控制芯片210輸出的地址及芯片選擇信號,并根據選擇設定值,將其轉換為輸出地址及芯片選擇信號,來控制目前運作存儲芯片230。其中,地址及芯片選擇信號包括第一組地址(Bank address)信號、第二組地址信號、行地址(Column address)信號、列地址(Row address)信號、第一芯片選擇(Chip selection)信號以及第二芯片選擇信號。輸出地址及芯片選擇信號則包括輸出組地址信號、輸出行地址信號、輸出列地址信號、第一輸出芯片選擇信號以及第二輸出芯片選擇信號。
本實施例中,邏輯控制及開關電路300包括直通電路310、芯片切割電路320、損壞芯片組地址切割電路370、組芯片合并電路350、以及開關電路390。其中,直通電路310耦接至控制芯片210及開關電路390,用以直接將地址及芯片選擇信號導通至輸出地址及芯片選擇信號。芯片切割電路320耦接至控制芯片210,用以將第二種存儲芯片切割仿真為復數個第一種存儲芯片,其中當第一芯片選擇信號或第二芯片選擇信號致能時,使第一輸出芯片選擇信號致能,當第一芯片選擇信號致能且第二芯片選擇信號禁能時,使輸出列地址信號的最高位為低準位,當第一芯片選擇信號禁能且第二芯片選擇信號致能時,使輸出列地址信號的最高位為高準位。損壞芯片組地址切割電路370耦接至控制芯片210及開關電路390,用以將部分損壞的第一種存儲芯片以分組方式切割并隔離其損壞的部分,以獲得組數為原來一半的存儲芯片,其方法為將輸出組地址信號的最高位固定為高準位,以切割選擇使用未損壞的高位陣列,或固定為低準位,以切割選擇使用未損壞的低位陣列。組芯片合并電路350耦接至控制芯片210以及開關電路390,用來將已以分組方式切割并隔離的復數個部分損壞的第一種存儲芯片合并仿真為完整的第一種存儲芯片,其方法為當第一芯片選擇信號致能,且第一組地址信號以及第二組地址信號均為低準位時,使第一輸出芯片選擇信號致能以及輸出組地址信號為低準位,當第一芯片選擇信號致能,且第一組地址信號為低準位以及第二組地址信號為高準位時,使第一輸出芯片選擇信號致能以及輸出組地址信號為高準位,當第一芯片選擇信號致能,且第一組地址信號為高準位以及第二組地址信號為低準位時,使第二輸出芯片選擇信號致能以及輸出組地址信號為低準位,以及當第一芯片選擇信號致能,且第一組地址信號為高準位以及第二組地址信號為高準位時,使第二輸出芯片選擇信號致能以及輸出組地址信號為高準位。開關電路390耦接至直通電路310、芯片切割電路320、損壞芯片組地址切割電路370、組芯片合并電路350、選擇設定儲存裝置220以及目前運作存儲芯片230,用以根據選擇設定儲存裝置220的選擇設定值,在直通電路310、芯片切割電路320、損壞芯片組地址切割電路370、組芯片合并電路350的輸出中選擇送出正確的輸出地址及芯片選擇信號,來控制目前運作存儲芯片230。
本實施例中,為了提供更多的部分損壞的第一種存儲芯片切割隔離方式,邏輯控制及開關電路300可還包括損壞芯片切割電路330、芯片合并電路340、芯片組地址切割電路380以及反相電路360。其中,損壞芯片切割電路330耦接至控制芯片210,用以將部分損壞的第一種存儲芯片切割并隔離其損壞的部分,以獲得與原來相同組(Bank)數但容量只有一半的存儲芯片,其中將輸出列地址信號的最高位固定為高準位,以切割選擇使用未損壞的下半部,或固定為低準位,以切割選擇使用未損壞的上半部。芯片合并電路340耦接至控制芯片210,用以將已切割并隔離的復數個部分損壞的第一種存儲芯片合并仿真為完整的第一種存儲芯片,其中當第一芯片選擇信號致能,且列地址信號的最高位為低準位時,使第一輸出芯片選擇信號致能,當第一芯片選擇信號致能,且列地址信號的最高位為高準位時,使第二輸出芯片選擇信號致能。芯片組地址切割電路380,耦接至控制芯片210以及開關電路390,用來將已以分組方式切割并隔離的部分損壞的第一種存儲芯片以分組方式再切割仿真為完整組(Bank)數但容量只有一半的存儲芯片,其中當第一組地址信號及第二組地址信號均為低準位時,使輸出組地址信號為低準位及輸出列地址信號的最高位為低準位,當第一組地址信號為低準位及第二組地址信號為高準位時,使輸出組地址信號為低準位及輸出列地址信號的最高位為高準位,當第一組地址信號為高準位及第二組地址信號為低準位時,使輸出組地址信號為高準位及輸出列地址信號的最高位為低準位,以及當第一組地址信號為高準位及第二組地址信號為高準位時,使輸出組地址信號為高準位及輸出列地址信號的最高位為高準位。反相電路360耦接至控制芯片210及開關電路380,用以將列地址信號反相為輸出列地址信號。
總而言之,本發明實施例可歸納出一種支持復數種存儲芯片的轉換方法,用以將控制芯片輸出的地址及芯片選擇信號轉換為輸出地址及芯片選擇信號,來控制目前運作存儲芯片。其中目前運作存儲芯片為第一種存儲芯片、第二種存儲芯片以及部分損壞的第一種存儲芯片三者之一,且控制芯片并不直接支持控制第二種存儲芯片,此轉換方法為先選擇設定并儲存目前運作存儲芯片的選擇設定值,再接收控制芯片輸出的地址及芯片選擇信號,并根據選擇設定值,將其轉換為輸出地址及芯片選擇信號,來控制目前運作存儲芯片。其中,地址及芯片選擇信號包括第一組地址信號、第二組地址信號、行地址信號、列地址信號、第一芯片選擇信號以及第二芯片選擇信號。輸出地址及芯片選擇信號包括輸出組地址信號、輸出行地址信號、輸出列地址信號、第一輸出芯片選擇信號以及第二輸出芯片選擇信號。
本實施例的一種支持復數種存儲芯片的轉換方法中,當目前運作存儲芯片為第一種存儲芯片時,其第二步驟為直接將地址及芯片選擇信號導通至輸出地址及芯片選擇信號。當目前運作存儲芯片為第二種存儲芯片時,其第二步驟為將第二種存儲芯片切割仿真為復數個第一種存儲芯片,方法為當第一芯片選擇信號或第二芯片選擇信號致能時,使第一輸出芯片選擇信號致能,當第一芯片選擇信號致能且第二芯片選擇信號禁能時,使輸出列地址信號的最高位為低準位,當第一芯片選擇信號禁能且第二芯片選擇信號致能時,使輸出列地址信號的最高位為高準位。當目前運作存儲芯片為復數個部分損壞的第一種存儲芯片時,其第二步驟為將復數個部分損壞的第一種存儲芯片以分組方式切割并隔離其損壞的部分,以獲得組數為原來一半的存儲芯片,再將已以分組方式切割并隔離的復數個部分損壞的第一種存儲芯片合并仿真為完整的第一種存儲芯片,其方法為將輸出組地址信號的最高位固定為高準位,以切割選擇使用未損壞的高位陣列,或固定為低準位,以切割選擇使用未損壞的低位陣列,且當第一芯片選擇信號致能,且第一組地址信號以及第二組地址信號均為低準位時,使第一輸出芯片選擇信號致能以及輸出組地址信號為低準位;當第一芯片選擇信號致能,且第一組地址信號為低準位以及第二組地址信號為高準位時,使第一輸出芯片選擇信號致能以及輸出組地址信號為高準位;當第一芯片選擇信號致能,且第一組地址信號為高準位以及第二組地址信號為低準位時,使第二輸出芯片選擇信號致能以及輸出組地址信號為低準位;以及當第一芯片選擇信號致能,且第一組地址信號為高準位以及第二組地址信號為高準位時,使第二輸出芯片選擇信號致能以及輸出組地址信號為高準位。
由上述說明可知,運用本發明實施例的一種支持復數種存儲芯片的譯碼轉換裝置與方法于應用系統中,則此系統不但可以使用控制芯片本身支持的存儲芯片,也可使用未來倍數容量的新型存儲芯片,還可以將部分損壞的存儲芯片選擇最佳的方式,予以切割隔離其損壞部分,再予合并使用,以增進系統的效率。
雖然本發明已以一實施例說明如上,然其并非用以限定本發明,任何熟悉此技術的人,在不脫離本發明的精神和范圍內,當可作各種的更動與潤飾,因此本發明的保護范圍當以權利要求書為準。
權利要求
1.一種支持復數種存儲芯片的譯碼轉換裝置應用系統,其特征為包括一控制芯片,該控制芯片輸出一地址及芯片選擇信號,用以控制一第一種存儲芯片,該控制芯片并不直接支持控制一第二種存儲芯片;一目前運作存儲芯片,該目前運作存儲芯片為該第一種存儲芯片、該第二種存儲芯片以及部分損壞的該第一種存儲芯片三者擇一;以及一譯碼轉換裝置,耦接至該控制芯片及該目前運作存儲芯片,用以將該控制芯片輸出的該地址及芯片選擇信號轉換為一輸出地址及芯片選擇信號,來控制該目前運作存儲芯片。
2.如權利要求1所述的支持復數種存儲芯片的譯碼轉換裝置應用系統,其特征為該譯碼轉換裝置包括一選擇設定儲存裝置,用以設定并儲存該目前運作存儲芯片的一選擇設定值;以及一邏輯控制及開關電路,耦接至該選擇設定儲存裝置、該控制芯片以及該目前運作存儲芯片,用以接收該控制芯片輸出的該地址及芯片選擇信號,并根據該選擇設定值,將其轉換為該輸出地址及芯片選擇信號,來控制該目前運作存儲芯片。
3.如權利要求2所述的支持復數種存儲芯片的譯碼轉換裝置應用系統,其特征為該地址及芯片選擇信號包括一第一組地址信號、一第二組地址信號、一行地址信號、一列地址信號、一第一芯片選擇信號以及一第二芯片選擇信號,該輸出地址及芯片選擇信號包括一輸出組地址信號、一輸出行地址信號、一輸出列地址信號、一第一輸出芯片選擇信號以及一第二輸出芯片選擇信號。
4.如權利要求3所述的支持復數種存儲芯片的譯碼轉換裝置應用系統,其特征為該邏輯控制及開關電路包括一直通電路,耦接至該控制芯片,用以直接將該地址及芯片選擇信號導通至該輸出地址及芯片選擇信號;一芯片切割電路,耦接至該控制芯片,用以將該第二種存儲芯片切割仿真為復數個該第一種存儲芯片,其中當該第一芯片選擇信號以及該第二芯片選擇信號二者擇一致能時,使該第一輸出芯片選擇信號致能,當該第一芯片選擇信號致能且該第二芯片選擇信號禁能時,使該輸出列地址信號的最高位為低準位,當該第一芯片選擇信號禁能且該第二芯片選擇信號致能時,使該輸出列地址信號的最高位為高準位;一損壞芯片組地址切割電路,耦接至該控制芯片,用以將部分損壞的該第一種存儲芯片以分組方式切割并隔離其損壞的部分,其中將該輸出組地址信號的最高位固定為高準位及低準位二者擇一;一組芯片合并電路,耦接至該控制芯片,用以將已以分組方式切割并隔離的復數個部分損壞的該第一種存儲芯片合并仿真為完整的該第一種存儲芯片,其中當該第一芯片選擇信號致能,且該第一組地址信號以及該第二組地址信號均為低準位時,使該第一輸出芯片選擇信號致能以及該輸出組地址信號為低準位,當該第一芯片選擇信號致能,且該第一組地址信號為低準位以及該第二組地址信號為高準位時,使該第一輸出芯片選擇信號致能以及該輸出組地址信號為高準位,當該第一芯片選擇信號致能,且該第一組地址信號為高準位以及該第二組地址信號為低準位時,使該第二輸出芯片選擇信號致能以及該輸出組地址信號為低準位,以及當該第一芯片選擇信號致能,且該第一組地址信號為高準位以及該第二組地址信號為高準位時,使該第二輸出芯片選擇信號致能以及該輸出組地址信號為高準位;以及一開關電路,耦接至該直通電路、該芯片切割電路、該損壞芯片組地址切割電路、該組芯片合并電路、該選擇設定儲存裝置以及該目前運作存儲芯片,用以根據該選擇設定儲存裝置的該選擇設定值,在該直通電路、該芯片切割電路、該損壞芯片組地址切割電路以及該組芯片合并電路的輸出中選擇送出正確的該輸出地址及芯片選擇信號,來控制該目前運作存儲芯片。
5.如權利要求4所述的支持復數種存儲芯片的譯碼轉換裝置應用系統,其特征為該邏輯控制及開關電路還包括一損壞芯片切割電路,耦接至該控制芯片以及該開關電路,用以將部分損壞的該第一種存儲芯片切割并隔離其損壞的部分,其中將該輸出列地址信號的最高位固定為高準位及低準位二者擇一。
6.如權利要求4所述的支持復數種存儲芯片的譯碼轉換裝置應用系統,其特征為該邏輯控制及開關電路還包括一芯片合并電路,耦接至該控制芯片以及該開關電路,用以將已切割并隔離的復數個部分損壞的該第一種存儲芯片合并仿真為完整的該第一種存儲芯片,其中當該第一芯片選擇信號致能,且該列地址信號的最高位為低準位時,使該第一輸出芯片選擇信號致能,當該第一芯片選擇信號致能,且該列地址信號的最高位為高準位時,使該第二輸出芯片選擇信號致能。
7.如權利要求4所述的支持復數種存儲芯片的譯碼轉換裝置應用系統,其特征為該邏輯控制及開關電路還包括一芯片組地址切割電路,耦接至該控制芯片以及該開關電路,用以將已以分組方式切割并隔離的部分損壞的該第一種存儲芯片以分組方式再切割仿真為完整組數的存儲芯片,其中當該第一組地址信號以及該第二組地址信號均為低準位時,使該輸出組地址信號為低準位以及該輸出列地址信號的最高位為低準位,當該第一組地址信號為低準位以及該第二組地址信號為高準位時,使該輸出組地址信號為低準位以及該輸出列地址信號的最高位為高準位,當該第一組地址信號為高準位以及該第二組地址信號為低準位時,使該輸出組地址信號為高準位以及該輸出列地址信號的最高位為低準位,以及當該第一組地址信號為高準位以及該第二組地址信號為高準位時,使該輸出組地址信號為高準位以及該輸出列地址信號的最高位為高準位。
8.如權利要求4所述的支持復數種存儲芯片的譯碼轉換裝置應用系統,其特征為該邏輯控制及開關電路還包括一反相電路,耦接至該控制芯片以及該開關電路,用以將該列地址信號反相為該輸出列地址信號。
9.如權利要求4所述的支持復數種存儲芯片的譯碼轉換裝置應用系統,其特征為該選擇設定儲存裝置是使用一電可擦除可編程只讀內存。
10.一種支持復數種存儲芯片的譯碼轉換裝置,用以將一控制芯片輸出的一地址及芯片選擇信號轉換為一輸出地址及芯片選擇信號,來控制一目前運作存儲芯片,其特征為該目前運作存儲芯片為一第一種存儲芯片、一第二種存儲芯片以及部分損壞的該第一種存儲芯片三者擇一,且該控制芯片并不直接支持控制該第二種存儲芯片,該譯碼轉換裝置包括一選擇設定儲存裝置,用以設定并儲存該目前運作存儲芯片的一選擇設定值;以及一邏輯控制及開關電路,耦接至該選擇設定儲存裝置、該控制芯片以及該目前運作存儲芯片,用以接收該控制芯片輸出的該地址及芯片選擇信號,并根據該選擇設定值,將其轉換為該輸出地址及芯片選擇信號,來控制該目前運作存儲芯片。
11.如權利要求10所述的支持復數種存儲芯片的譯碼轉換裝置,其特征為該地址及芯片選擇信號包括一第一組地址信號、一第二組地址信號、一行地址信號、一列地址信號、一第一芯片選擇信號以及一第二芯片選擇信號,該輸出地址及芯片選擇信號包括一輸出組地址信號、一輸出行地址信號、一輸出列地址信號、一第一輸出芯片選擇信號以及一第二輸出芯片選擇信號。
12.如權利要求11所述的支持復數種存儲芯片的譯碼轉換裝置,其特征為該邏輯控制及開關電路包括一直通電路,耦接至該控制芯片,用以直接將該地址及芯片選擇信號導通至該輸出地址及芯片選擇信號;一芯片切割電路,耦接至該控制芯片,用以將該第二種存儲芯片切割仿真為復數個該第一種存儲芯片,其中當該第一芯片選擇信號以及該第二芯片選擇信號二者擇一致能時,使該第一輸出芯片選擇信號致能,當該第一芯片選擇信號致能且該第二芯片選擇信號禁能時,使該輸出列地址信號的最高位為低準位,當該第一芯片選擇信號禁能且該第二芯片選擇信號致能時,使該輸出列地址信號的最高位為高準位;一損壞芯片組地址切割電路,耦接至該控制芯片,用以將部分損壞的該第一種存儲芯片以分組方式切割并隔離其損壞的部分,其中將該輸出組地址信號的最高位固定為高準位及低準位二者擇一;一組芯片合并電路,耦接至該控制芯片,用以將已以分組方式切割并隔離的復數個部分損壞的該第一種存儲芯片合并仿真為完整的該第一種存儲芯片,其中當該第一芯片選擇信號致能,且該第一組地址信號以及該第二組地址信號均為低準位時,使該第一輸出芯片選擇信號致能以及該輸出組地址信號為低準位,當該第一芯片選擇信號致能,且該第一組地址信號為低準位以及該第二組地址信號為高準位時,使該第一輸出芯片選擇信號致能以及該輸出組地址信號為高準位,當該第一芯片選擇信號致能,且該第一組地址信號為高準位以及該第二組地址信號為低準位時,使該第二輸出芯片選擇信號致能以及該輸出組地址信號為低準位,以及當該第一芯片選擇信號致能,且該第一組地址信號為高準位以及該第二組地址信號為高準位時,使該第二輸出芯片選擇信號致能以及該輸出組地址信號為高準位;以及一開關電路,耦接至該直通電路、該芯片切割電路、該損壞芯片組地址切割電路、該組芯片合并電路、該選擇設定儲存裝置以及該目前運作存儲芯片,用以根據該選擇設定儲存裝置的該選擇設定值,在該直通電路、該芯片切割電路、該損壞芯片組地址切割電路以及該組芯片合并電路的輸出中選擇送出正確的該輸出地址及芯片選擇信號,來控制該目前運作存儲芯片。
13.如權利要求12所述的支持復數種存儲芯片的譯碼轉換裝置,其特征為該邏輯控制及開關電路還包括一損壞芯片切割電路,耦接至該控制芯片以及該開關電路,用以將部分損壞的該第一種存儲芯片切割并隔離其損壞的部分,其中將該輸出列地址信號的最高位固定為高準位及低準位二者擇一。
14.如權利要求12所述的支持復數種存儲芯片的譯碼轉換裝置,其特征為該邏輯控制及開關電路還包括一芯片合并電路,耦接至該控制芯片以及該開關電路,用以將已切割并隔離的復數個部分損壞的該第一種存儲芯片合并仿真為完整的該第一種存儲芯片,其中當該第一芯片選擇信號致能,且該列地址信號的最高位為低準位時,使該第一輸出芯片選擇信號致能,當該第一芯片選擇信號致能,且該列地址信號的最高位為高準位時,使該第二輸出芯片選擇信號致能。
15.如權利要求12所述的支持復數種存儲芯片的譯碼轉換裝置,其特征為該邏輯控制及開關電路還包括一芯片組地址切割電路,耦接至該控制芯片以及該開關電路,用以將已以分組方式切割并隔離的部分損壞的該第一種存儲芯片以分組方式再切割仿真為完整組數的存儲芯片,其中當該第一組地址信號以及該第二組地址信號均為低準位時,使該輸出組地址信號為低準位以及該輸出列地址信號的最高位為低準位,當該第一組地址信號為低準位以及該第二組地址信號為高準位時,使該輸出組地址信號為低準位以及該輸出列地址信號的最高位為高準位,當該第一組地址信號為高準位以及該第二組地址信號為低準位時,使該輸出組地址信號為高準位以及該輸出列地址信號的最高位為低準位,以及當該第一組地址信號為高準位以及該第二組地址信號為高準位時,使該輸出組地址信號為高準位以及該輸出列地址信號的最高位為高準位。
16.如權利要求12所述的支持復數種存儲芯片的譯碼轉換裝置,其特征為該邏輯控制及開關電路還包括一反相電路,耦接至該控制芯片以及該開關電路,用以將該列地址信號反相為該輸出列地址信號。
17.如權利要求12所述的支持復數種存儲芯片的譯碼轉換裝置,其特征為該選擇設定儲存裝置是使用一可擦除可編程只讀內存。
18.一種支持復數種存儲芯片的譯碼轉換方法,用以將一控制芯片輸出的一地址及芯片選擇信號轉換為一輸出地址及芯片選擇信號,來控制一目前運作存儲芯片,其特征為該目前運作存儲芯片為一第一種存儲芯片、一第二種存儲芯片以及部分損壞的該第一種存儲芯片三者擇一,且該控制芯片并不直接支持控制該第二種存儲芯片,該轉換方法包括下列步驟一第一步驟,用以選擇設定并儲存該目前運作存儲芯片的一選擇設定值;以及一第二步驟,用以接收該控制芯片輸出的該地址及芯片選擇信號,并根據該選擇設定值,將其轉換為該輸出地址及芯片選擇信號,來控制該目前運作存儲芯片。
19.如權利要求18所述的支持復數種存儲芯片的譯碼轉換方法,其特征為該地址及芯片選擇信號包括一第一組地址信號、一第二組地址信號、一行地址信號、一列地址信號、一第一芯片選擇信號以及一第二芯片選擇信號,該輸出地址及芯片選擇信號包括一輸出組地址信號、一輸出行地址信號、一輸出列地址信號、一第一輸出芯片選擇信號以及一第二輸出芯片選擇信號。
20.如權利要求18所述的支持復數種存儲芯片的譯碼轉換方法,其特征為當該目前運作存儲芯片為該第一種存儲芯片時,該第二步驟為直接將該地址及芯片選擇信號導通至該輸出地址及芯片選擇信號。
21.如權利要求18所述的支持復數種存儲芯片的譯碼轉換方法,其特征為當該目前運作存儲芯片為該第二種存儲芯片時,該第二步驟為將該第二種存儲芯片切割仿真為復數個該第一種存儲芯片,其中當該第一芯片選擇信號以及該第二芯片選擇信號二者擇一致能時,使該第一輸出芯片選擇信號致能,當該第一芯片選擇信號致能且該第二芯片選擇信號禁能時,使該輸出列地址信號的最高位為低準位,當該第一芯片選擇信號禁能且該第二芯片選擇信號致能時,使該輸出列地址信號的最高位為高準位。
22.如權利要求18所述的支持復數種存儲芯片的譯碼轉換方法,其特征為當該目前運作存儲芯片為復數個部分損壞的該第一種存儲芯片時,該第二步驟為將復數個部分損壞的該第一種存儲芯片以分組方式切割并隔離其損壞的部分,再將已以分組方式切割并隔離的復數個部分損壞的該第一種存儲芯片合并仿真為完整的該第一種存儲芯片,其中將該輸出組地址信號的最高位固定為高準位及低準位二者擇一,當該第一芯片選擇信號致能,且該第一組地址信號以及該第二組地址信號均為低準位時,使該第一輸出芯片選擇信號致能以及該輸出組地址信號為低準位,當該第一芯片選擇信號致能,且該第一組地址信號為低準位以及該第二組地址信號為高準位時,使該第一輸出芯片選擇信號致能以及該輸出組地址信號為高準位,當該第一芯片選擇信號致能,且該第一組地址信號為高準位以及該第二組地址信號為低準位時,使該第二輸出芯片選擇信號致能以及該輸出組地址信號為低準位,以及當該第一芯片選擇信號致能,且該第一組地址信號為高準位以及該第二組地址信號為高準位時,使該第二輸出芯片選擇信號致能以及該輸出組地址信號為高準位。
全文摘要
一種支持復數種存儲芯片的譯碼轉換裝置與方法及其應用系統,是運用一可彈性編程的內存譯碼電路作為控制芯片與存儲芯片間的橋梁,并依據可設定的選擇設定值,選擇一正確的譯碼方式,以便其應用系統不但可以使用控制芯片本身支持的存儲芯片,也可使用未來倍數容量的新型存儲芯片,還可以將部分損壞的存儲芯片選擇最佳的方式,予以切割隔離其損壞部分,再合并或仿真使用,以增進系統的效率,并延續系統的耐久性。
文檔編號G11C7/00GK1414557SQ01136760
公開日2003年4月30日 申請日期2001年10月23日 優先權日2001年10月23日
發明者吳坤河, 莊海峰 申請人:麗臺科技股份有限公司