專利名稱:數字信號處理器(dsp)供電電路的制作方法
技術領域:
本發明涉及適于德州儀器(Texas Instrument)公司(以下簡稱TI公 司)TMS320F280X系列的數字信號處理器(DSP)的上電電路系統。
背景技術:
數字信號處理器(Digital Signal Processing, DSP)自20世紀80年代i延 生以來,在短短二十幾年內得以飛速發展,其應用已經深入到通信、航空航天、 雷達、工業控制、網絡及家電各個領域。美國TI公司是世界上最大的DSP供應 商,其產品占世界市場的44%以上。TI公司推出的TMS320系列是目前世界上 最有影響的主流DSP產品。
TMS320C280X是TI公司最新推出的32位定點DSP芯片。為了倡導綠色節能 降耗,TMS320C280X DSP芯片設計師們將280X內部的核電壓降到了 1.8V,與片 內外圍設備所需的+3. 3V區分了開來。
如此一來,TI公司的TMS320F280X系列DSP工作時就需要有+3. 3V和+l. 8V 兩路電源。280X系列芯片的用戶手冊要求為了保證280X芯片上電時可靠工作, 核電壓要先于片內外設電壓建立,即上電時要求+1. 8V電源先于+3. 3V電源建立。
發明內容
本發明提供一種簡介、有效的電路拓撲結構,專門滿足這種電源建立順序。
生成+1. 8V和+3. 3V兩組電源,并使+1. 8V先于+3. 3V建立。滿足TMS320C280X DSP 芯片供電的要求。
一種數字信號處理器供電電路,包括第一電源電路及第二電源電路,其中 第一電源電路及第二電源電路為數字信號處理器提供兩路不同工作電源電壓, 其特征在于:在數字信號處理器上電時,第一 電源電路首先為數字信號處理器 供電,通過第二電源電路內的延時電路延遲一段時間后,第二電源電路再為數 字信號處理器供電。
第一電源電路為+ l. 8V電源電路,第二電源電路為+ 3. 3V電源電路。
數字信號處理器為TMS320F280X系列DSP芯片。
延時電路為電阻和電容構成的電路。
第一電源電路和第二電源電路的電源由同一個+ 5V的電源生成。
第一電源電路中,輸入+5V電源連到1117-1. 8V穩壓器的3腳,即VCC輸入 腳;+1.8¥電源電路連到1117-1.8V穩壓器的2腳,即0UT輸出腳,1117-1.8V 穩壓器的l腳接地,EA1、 CA1是輸入+5V電源的平波和去耦電容,EA2、 CA2是 輸出+1. 8V電源電路的平波和去耦電容。
第二電源電路中,+3. 3V電源由431穩壓管配合一顆足夠功率和耐壓的三極 管從+5V降壓生成。其中+5V連到Ql三極管的C腳(集電極)和Rl的一端,+3. 3V 連到Ql三極管的E腳(發射極),Ql三極管的B腳(基極)和431穩壓管的K 腳相連,431穩壓管的A腳接電源地,Rl的另一端和R2的一端、Cl的一端相連, R2的另一端連Q1三極管的B腳,Cl的另一端連電源地。
圖1表示+1. 8V電源電路拓撲結構。
圖2表示+3. 3V電源電路拓撲結構。
圖3表示+1.8V和+3. 3V電源建立先后波形圖。
具體實施例方式
以下,結合附圖詳細地說明本發明的實施方式。
本發明中+1.8V和+3.3V電源由同一路+5V電源生成,圖1是+1.8V電源電 路拓撲結構;
圖中+1. 8V用一顆1117-1. 8V的三端穩壓器生成。其中+5V連到1117-1. 8V 穩壓器的3腳(VCC輸入腳),+1. 8V連到1117-1. 8V穩壓器的2腳(OUT輸出腳), 1117-1. 8V穩壓器的1腳接地,其中EA1、 CA1是輸入+5V電源的平波和去耦電 容,EA2、 CA2是輸出+1.8V電源的平波和去耦電容。
三端穩壓器是一種將較高電壓轉換成所需的較低電壓,并有一定帶載能力 的穩壓器,結構簡單,只有輸入、輸出、參考地三個引腳。此1117的輸入電壓 范圍最大能到+20V,輸出能力有800mA lA,完全能滿足TMS320C280X DSP核電 源工作需要。
1117-1. 8V三端穩壓器電源建立時間基本上是不可控的,主要取決于+5V電 源本身建立的時間。
圖2, +3. 3V電源由431穩壓管配合一顆足夠功率和耐壓的三極管從+5V降 壓生成。其中+5V連到Ql三極管的C腳(集電極)和R1的一端,+3.3¥連到91
三極管的E腳(發射極),Q1三極管的B腳(基極)和431穩壓管的K腳相連, 431穩壓管的A腳接電源地,Rl的另一端和R2的一端、Cl的一端相連,R2的 另一端連Q1三極管的B腳,Cl的另一端連電源地。
431名為三端可控并聯穩壓二極管,它跟三極管及其余電子元件配合可生成出所 需要的+3. 3V電源。431的R腳輸出一個電壓基準+2. 5V,改變R3和R4的取值 可以調整輸出的電壓值。El、 C2是輸入+5V電源的平波和去耦電容,E2、 C4是 輸出+3. 3V電源的平波和去耦電容。
431的輸出電壓可控范圍最大能到+36V。
普通的431應用電路并沒有C1電容。但是由于TMS320C280X DSP芯片的特 殊要求,特別增加了C1電容。這就是本發明和普通電路的不同之處。
如圖2所示電路拓撲,R1和C1組成延時電路,匹配R1、 Cl兩個器件的參 數值,就能達到控制+3.3V電源建立時間的目的。R1和C1的乘積越大,延時的 時間就越長,+3.3¥建立的時間就越慢。
舉一實例,取R^330Q, Cl二luF,實測+1.8V和+3.3V電源建立先后波形如 圖3所示,從圖3中可以看出,+1. 8V電源從0V到完全建立時間為0. 8ms; +3. 3V 電源從0V到完全建立時間為3ms,比+1. 8V電源整整晚建立了 2. 2ms。由此就可 以得到先建立+1.8V ,再建立+3.3V的效果。
本發明綜合了圖l、圖2兩個電路拓撲,最終滿足了TI公司280X系列芯片 關于上電時+1. 8V核電壓要先于+3. 3V片內外設電壓建立的要求。
本發明不局限于上述實施形式,可以在本發明原則的基礎上進行變形,這
些變形仍屬于本發明的范圍。
權利要求
1.一種數字信號處理器供電電路,包括第一電源電路及第二電源電路,其中第一電源電路及第二電源電路為數字信號處理器提供兩路不同工作電源電壓,其特征在于在數字信號處理器上電時, 第一電源電路首先為數字信號處理器供電,通過第二電源電路內的延時電路延遲一段時間后,第二電源電路再為數字信號處理器供電。
2. 根據權利要求1所述的供電電路,其特征在于,第一電源電路為+ 1.8V 電源電路,第二電源電路為+3.3V電源電路。
3. 根據權利要求2所述的供電電路,其特征在于,數字信號處理器為 TMS320F280X系列DSP芯片。
4. 根據權利要求1或2所述的供電電路,其特征在于,延時電路為電阻和 電容構成的電路。
5. 根據權利要求1或2或3所述的供電電路,其特征在于第一電源電路 和第二電源電路的電源由同一個+ 5V的電源生成。
6. 根據權利要求2或3所述的供電電路,其特征在于第一電源電路中, 輸入+5V電源連到1117-1. 8V穩壓器的3腳,即VCC輸入腳;+1.8¥電源電路連 到1117-1. 8V穩壓器的2腳,即OUT輸出腳,1117-1. 8V穩壓器的1腳接地,EA1、 CA1是輸入+5V電源的平波和去耦電容,EA2、 CA2是輸出+1.8V電源電路的平波 和去耦電容。
7. 根據權利要求2或3所述的供電電路,其特征在于第二電源電路中, +3. 3V電源由431穩壓管配合一顆足夠功率和耐壓的三極管從+5V降壓生成。其 中+5V連到Ql三極管的C腳(集電極)和R1的一端,+3.3¥連到01三極管的£ 腳(發射極),Q1三極管的B腳(基極)和431穩壓管的K腳相連,431穩壓管 的A腳接電源地,Rl的另一端和R2的一端、Cl的一端相連,R2的另一端連Q1 三極管的B腳,Cl的另一端連電源地。
全文摘要
本發明提供一種獨特的關于德州儀器(Texas Instrument)公司(以下簡稱“TI公司”)TMS320F280x系列的數字信號處理器(DSP)供電電路拓撲結構。TMS320F280x系列DSP工作時需要+3.3V和+1.8V兩路電源,為保證上電時DSP正常有序工作,TI公司的應用文檔特別注明上電時要求+1.8V電源先于+3.3V電源建立,即上電順序是先+1.8V,再+3.3V。本發明設計的電路拓撲結構簡潔、有效的滿足了這項要求。
文檔編號G06F1/26GK101349937SQ200810126430
公開日2009年1月21日 申請日期2008年6月26日 優先權日2008年6月26日
發明者龍 張, 戴天芳 申請人:北京北彥電子科技有限責任公司