中文字幕无码日韩视频无码三区

Ddr與qdr的轉換裝置以及使用其的適配卡、主板與內存模塊接口的制作方法

文檔序號:6557781閱讀(du):355來源:國知局(ju)
專利名稱:Ddr與qdr的轉換裝置以及使用其的適配卡、主板與內存模塊接口的制作方法
技術領域
本發明是有關于一種內存轉換裝置及使用其的裝置,且特別是有關于一種DDR與QDR的轉換裝置與使用其的適配卡、主板、內存模塊以及可攜式計算機主板。
由于計算機技術與工藝、封裝技術的改進,不但在中央處理器(CPU,Central Processing Unit)的處理速度上有著突飛猛進的增長,就是在內存上也有許多的改變。隨著對內存存取速度要求的提高,常用的內存也從剛開始的動態隨機存取內存(DRAM)、延伸數據輸出隨機存取內存(EDO RAM)等,一直到現今最常見的同步動態隨機存取內存(Synchronous Data Rate RAM,以下稱為SDR隨機存取內存)與雙數據率隨機存取內存(Double Data Rate RAM,以下稱為DDR隨機存取內存)。而隨著內存存取速度的提高,制作各種隨機存取內存的成本較高。
因此,本發明提出一種比目前內存的存取速度更快的方法與結構,可以顯著地提高DDR隨機存取內存的效率,且不會耗費太多的制作成本。此種全新的結構,稱為四倍數據率隨機存取內存(Quadruple DataRate RAM,以下稱為QDR隨機存取內存)。而本發明包括了QDR信號系統的制定、DDR與QDR信號系統之間的轉換方法。本發明所提出的DDR與QDR的轉換結構與方法可運用在各種需要使用隨機存取內存的所有電子裝置中,例如適配卡、主板與可攜式計算機主板等。
本發明提出一種DDR與QDR的轉換裝置,此轉換裝置具有QDR接口元件、DDR接口元件、時鐘控制器、指令控制器、狀態緩存器組以及數據轉換裝置。其中,QDR接口元件用來與QDR元件進行信號交換,而DDR接口元件則用來與DDR元件進行信號交換。時鐘控制器將由QDR元件送至的時鐘信號轉換成轉換裝置與DDR元件所使用的時鐘。指令控制器在取得QDR元件的QDR命令信號后,將QDR命令信號處理成相對應的DDR命令信號,并輸出到DDR元件。狀態緩存器組用來儲存QDR接口所使用的模塊緩存器組(Mode Register Set,MRS)與延伸模塊緩存器組(Extended Mode Register Set,EMRS)中的數據,并提供轉換信息給指令控制器作適當的指令及數據轉換。數據轉換裝置則用來將QDR的數據型態轉換為適用于DDR的數據型態,以及將DDR的數據型態轉換為適用于QDR的數據型態。
而在本發明的一個實施例中,數據轉換裝置包括了一個數據屏蔽與探測控制器、一個QDR至DDR數據轉換器,以及一個DDR至QDR數據轉換器。其中,數據屏蔽與探測控制器用來取得QDR元件的QM信號及DQS信號,將QM信號轉成DDR QM信號并將DDR QM信號輸出到DDR元件,以及將DQS信號轉為QDR元件對DDR元件提取數據的數據提取信號。QDR至DDR數據轉換器將QDR元件的串行信號轉換成并行信號,并根據指令控制器的命令,將轉換所得的并行信號分開傳輸給二個DDR元件。DDR至QDR數據轉換器則將二個DDR元件的數據信號轉成QDR元件所使用的串行信號,并根據指令控制器的命令將轉換所得的串行信號傳輸至QDR元件。
綜上所述,本發明在QDR與DDR之間建立轉換通道,使得DDR可以在支持QDR的系統或裝置中正常進行運行,而不需將支持QDR的系統或裝置整個轉換成支持DDR的系統或裝置,因此可以使得DDR與QDR同時正常的運行。
使用者可以不需要購置新的QDR內存模塊,使用本發明的裝置結合既有的DDR內存模塊,即可使原本僅有的DDR效率提高到具備QDR效率的記憶模塊。
對生產者來說,在制作適配卡、主板等印刷電路板時,可以選擇成本較低的DDR芯片,配合本發明的裝置,同樣可以使產品具有QDR的數據處理效率,使所生產的產品與市場現有的產品具有同樣的質量與功效,但其制作成本可大幅降低。
為讓本發明的上述和其它目的、特征和優點能更明顯易懂,下文特舉實施例,并配合附圖作詳細說明如下附圖簡單說明

圖1A是根據本發明的第一實施例的轉換裝置的方框圖;圖1B是根據圖1A轉換裝置的運用電路的一實施例;圖2A是根據本發明的第二實施例的轉換裝置的方框圖;圖2B是根據圖2A轉換裝置的運用電路的一實施例;圖3A是根據本發明第三實施例的轉換裝置的方框圖;圖3B是根據圖2A轉換裝置的運用電路的第一實施例;圖3C是根據圖3A轉換裝置的運用電路的第二實施例;圖3D是根據圖2A的轉換裝置的運用電路的第三實施例;圖4是根據本發明的第四實施例的轉換裝置的方框圖;圖5是根據本發明的第五實施例的方框圖;圖6是根據本發明的第六實施例的方框圖;圖7是根據本發明的第七實施例的方框圖;圖8是根據本發明的第八實施例的方框圖;以及圖9是根據本發明的第九實施例的方框圖。附圖標記說明10、20、30、52、62、70、80、92、1002、1102、1202、1302、1402DDR與QDR的轉換裝置12、22、32、42轉換核心元件14、24、34、40QDR接口元件18、28、38、44、46、48、410DDR接口元件512適配卡54、56DDR模塊矩陣612主板64、66DDR DIMM712內存模塊72、74、76DDR內存芯片組矩陣812內存模塊接口82、84DDR DIMM912可攜式計算機的主板94、96SO-DIMM插槽1000、1100、1200、1300、1400QDR元件1004、1104、1204、1304、1404SQDR1006、1106、1306鎖相回路(簡稱PLL)120、220、320時鐘控制器122、222、322指令控制器124、224、324狀態緩存器組126、226、326數據轉換裝置50、60、90芯片組1260、2260、3260數據屏蔽與探測控制器1262、2262、3262DDR至QDR數據轉換器1264、2264、3264QDR至DDR數據轉換器
QDR接口元件14是介于QDR內存模塊與轉換核心元件12之間,用來進行信號的交換。而DDR接口元件18則介于DDR內存模塊與轉換核心元件12之間,用來進行信號的交換。在圖1A中,還更詳細地繪出了轉換核心元件12根據本發明一實施例的方框圖。在此實施例中,轉換核心元件12包括了一個時鐘控制器120、一個指令控制器122、一個狀態緩存器組124,以及一個數據轉換裝置126。其中,時鐘控制器120將由QDR內存模塊所送至的時鐘信號(CKn,CKn#)轉換成轉換裝置10內部使用以及DDR內存模塊所使用的時鐘(MCKn)。
指令控制器122用來接收QDR內存模塊所傳送來的QDR指令(例如包括CSn、RAS、CAS、Ban、Can、WE等)后,將QDR命令信號處理成相對應的DDR指令(例如相對應的MCSn、MRAS、MCAS、MBAn、Man、MWE等),然后輸出到DDR內存模塊中。而當QDR的指令若有對于數據的存取,例如QDR指令需使用數據的讀取或寫入命令時,數據轉換裝置126將會激活功能控制系統,這些系統包括數據屏蔽及探測系統、QDR到DDR數據轉換系統與DDR到QDR數據轉換系統。這些系統使數據轉換裝置126具有將QDR的數據型態轉換為適用于DDR的數據型態,以及將DDR的數據型態轉換為適用于QDR的數據型態的功能。而狀態緩存器組124則用來儲存QDR接口所使用的模塊緩存器組(Mode Register Set,MRS)與延伸模塊緩存器組(ExtendedMode Register Set,EMRS)中的數據。
為更詳細說明本發明,在圖1A中,還更詳細地繪出了本發明一實施例的數據轉換裝置126內部電路方框圖。在此實施例中,數據轉換裝置126包括了一個數據屏蔽與探測控制器1260、一個DDR至QDR數據轉換器1262以及一個QDR至DDR數據轉換器1264。
當激活功能控制系統時,也就是有數據的讀取或寫入的命令時,數據屏蔽與探測控制器1260便會去取得QDR內存模塊的QM信號以及DQS信號,把QM信號轉成DDR QM信號再輸入到DDR內存模塊,且將DQS信號轉成QDR對DDR元件提取數據時所用的數據提取信號。當QDR命令信號為數據讀取命令時,QDR至DDR數據轉換器1264會把QDR元件的串行信號轉換成并行信號,并根據指令控制器122的命令,將轉換所得的并行信號分開傳輸給二個DDR元件。當QDR命令信號為數據寫入命令時,DDR至QDR數據轉換器1262會把二個DDR元件的數據信號轉成QDR元件所使用的串行信號,并根據指令控制器122的命令將轉換所得的串行信號傳輸至QDR元件。
因為QDR在一個周期(cycle)內送出四個比特(bit),而DDR在一個周期中僅可以送出二個比特,所以QDR在處理速度與效率上均優于DDR,在上述實施例中,乃是以一個QDR元件對應二個DDR元件的方式來設計DDR與QDR的轉換裝置。但熟悉此技術的人應當知道,其實也可以一個QDR元件對應一個DDR元件的方式來設計此轉換裝置,但顯然其效率將會降低,若要維持相同的效率,則必須將DDR的頻率提高至約為QDR的二倍,才可使DDR輸出與QDR相同的比特,但是提高DDR的頻率的工藝也較困難,因此所需成本也會相對提高,所以本發明仍應用在使用二組DDR模塊來產生QDR的效率。
請參考圖1B,是根據圖1A中所示的本發明實施例的轉換裝置10實際運用的電路圖。圖1A中的轉換裝置10可運用在圖1B中,其中當寫入時,則由QDR元件1400輸入DQS信號到DDR與QDR的轉換裝置1402。當讀取時,QDR元件1400就會輸入DQS信號到DDR與QDR的轉換裝置1402,然后在經由DDR與QDR的轉換裝置1402的DQDR 1404處理后,最后輸入給QDR元件1400,其中熟悉此技術的人可知此轉換裝置10不需使用外部鎖相回路及二倍的時鐘信號,且DQS信號是直接傳送的。
例如當QDR元件1400要存取數據到DDR上時,首先QDR元件1400會送出一個存取命令,則經由如圖1A所示的QDR接口元件14到轉換裝置10的指令控制器122,此時指令控制器122接收到QDR元件1400的存取命令后,處理成相對應的DDR指令,然后命令狀態數據緩存器124將QDR接口14所使用的模塊緩存器組及延伸模塊緩存器組中的數據給儲存起來,并且激活功能控制系統。當激活功能控制系統后,數據屏蔽與探測控制器1260會去讀取QDR元件1400的DM信號及DQS信號,數據屏蔽與探測控制器1260會將QDR元件1400的DM信號轉換成DDR DM信號,且將QDR元件1400的DQS信號轉換成QDR對DDR元件提取數據時所用的數據提取信號。
當QDR元件1400的存取命令為數據寫入命令時,則經由如圖1A所示的QDR至DDR數據轉換器1264會把QDR元件1400的串行信號轉換成并行信號,并根據指令控制器122的命令,將轉換所得的并行信號分開傳送給二個DDR元件。當QDR元件1400的存取命令為數據讀取命令時,DDR至QDR數據轉換器1262會將二個DDR元件的數據信號轉換成QDR元件所使用的串行信號,并根據指令控制器122的命令將轉換所得的串行信號傳輸至QDR元件1400。
請參考圖2A,是根據本發明的第二實施例轉換裝置的方框圖。所有裝置的功能都與圖1A的裝置相同,唯一不同點是當數據屏蔽與探測控制器2260取得QDR元件的QM以及DQS信號時,將QM信號轉成DDR QM信號并輸出到DDR元件,將DQS信號轉成QDR元件對DDR元件提取數據時所用的數據提取信號,并在必須回傳DQS信號到QDR元件時,依據二倍的時鐘信號產生回傳的DQS信號。
請參考圖2B,是根據圖2A轉換裝置的運用電路的一實施例,本發明的轉換裝置20可運用在圖2B中,此圖中從QDR元件1200到DDR與QDR的轉換裝置1202的方向為寫入,而從DDR與QDR的轉換裝置1202到QDR元件1200的方向為讀取。如果由二倍的時鐘信號產生回傳的DQS信號,在寫入時,就由QDR元件1200輸入DQS信號到DDR與QDR的轉換裝置1204。在讀取時,就由DDR與QDR的轉換裝置1202的DQDR 1204將QDR元件1200所提供的二倍時鐘信號轉成DQS信號,然后再輸出到QDR元件1200。
請參考圖3A,是本發明的第三實施例的轉換裝置的方框圖。所有裝置的功能都與圖1A的轉換裝置相同,唯一不同點是鎖相回路(PhaseLock Loop,底下簡稱PLL)321與數據屏蔽與探測控制器3260。鎖相回路321接收時鐘信號后,可產生頻率為輸入時鐘信號頻率復數倍的時鐘信號輸出,例如本實施例的二倍的時鐘信號。而數據屏蔽與探測控制器3260取得QDR元件的QM以及DQS信號時,將QM信號轉成DDR QM信號并輸出到DDR元件,將DQS信號轉成QDR元件對DDR元件提取數據時所用的數據提取信號,并在必須回傳DQS信號到QDR元件時,則依據鎖相回路321所輸出的時鐘信號產生回傳的DQS信號。
請參考圖3B與圖3D,是根據本發明實施例的圖2A轉換裝置20的實際運用電路實施例。本發明的轉換裝置20可運用在圖3B中。此圖中從QDR元件1000到DDR與QDR的轉換裝置1202的方向為寫入,而從DDR與QDR的轉換裝置1202到QDR元件1000的方向為讀取。圖3B與圖3D主要說明在圖2A轉換裝置20中的鎖相回路321可內建于DDR與QDR轉換裝置1002內,或是內建于DQDR 1004內,或是由外部提供。
在其一實施例中,如果鎖相回路1006是在DDR與QDR的轉換裝置1002的里面,并產生具有二倍的時鐘信號的輸出時鐘信號到數據轉換裝置時,在寫入時,就由QDR元件1000輸出DQS信號到DDR與QDR的轉換裝置1002。在讀取時,則由DDR與QDR的轉換裝置1002的DQDR 1004將鎖相回路1006所提供的回傳時鐘信號轉成DQS信號,然后輸出到QDR元件1000。
在另一實施例中,如果鎖相回路1106是在DQDR 1104內部,請參考圖3C,是根據本發明實施例的圖3A轉換裝置30的實際運用電路實施例。而鎖相回路1106所產生的時鐘信號輸出到數據轉換裝置。在寫入時,就由QDR元件1100輸入DQS信號到DDR與QDR的轉換裝置1102。在讀取時,則由DDR與QDR的轉換裝置1102的DQDR 1104將鎖相回路1106所提供的回傳時鐘信號轉成DQS信號,然后輸出到QDR元件。
在另一實施例中,如果鎖相回路1306由外部電路所提供,請參考圖3D,是根據本發明實施例的圖2A轉換裝置20的實際運用電路實施例。而鎖相回路1306所產生的時鐘信號輸入到DDR與QDR的轉換裝置1302中。在寫入時,就由QDR元件1300輸入DQS信號到DDR與QDR的轉換裝置1302。在讀取時,則由DDR與QDR的轉換裝置1302的DQDR 1304將鎖相回路1306所提供的回傳時鐘信號轉成DQS信號,然后輸出到QDR元件。
請參考圖4,是本發明實施例的方框圖。其中轉換核心元件用來將QDR的指令及數據形式轉換成DDR的指令及數據形式,通過DDR接口元件44、46輸入到DDR元件,并且將DDR的指令及數據形式轉換成QDR的指令及數據形式,通過QDR接口元件40傳送至QDR元件。
接下來請參照圖5,是將本發明的內存轉換裝置運用到適配卡的實施例,也就是本發明的第五實施例。在適配卡512中,包括了一個支持使用QDR模塊的芯片組50、一個轉換裝置52以及二個DDR模塊矩陣54、56。其中,為了使得方框圖明顯易懂,轉換裝置52的QDR接口元件與DDR接口元件僅分別以與芯片組50和DDR模塊矩陣54、56相連接的連接線表示。以此種裝置的連接方式,就可以在支持QDR模塊的適配卡512上使用DDR模塊矩陣。
接下來請參照圖6,是將本發明的內存轉換裝置運用到主板的實施例,也就是本發明的第六實施例。在主板612中,包括了一個支持QDR模塊的芯片組60、一個轉換裝置62以及二個DDR DIMM 64、66。其中,為了使得方框圖能更明白,轉換裝置62的QDR接口元件與DDR接口元件僅分別與芯片組60和DDR DIMM 64、66連接的連接線表示。以此種裝置的連接方式,就可以在支持QDR DIMM的主板612上使用DDR DIMM。
接下來請參照圖7,是將本發明的內存轉換裝置運用到內存模塊(Memory Module)的實施例,也就是本發明的第七實施例。在內存模塊712中,包括了一個轉換裝置70以及多個DDR內存芯片組矩陣72~76。其中,為了使得方框圖能更明白,轉換裝置70的QDR接口元件與DDR接口元件分別和外面裝置與多個DDR內存芯片組矩陣72~76連接的連接線表示。以此種裝置的連接方式,就可以在支持QDR內存芯片組矩陣的內存模塊712上使用DDR內存芯片組矩陣。
接下來請參照圖8,是根據本發明第八實施例的方框圖。在內存模塊接口812中,包括了一個轉換裝置80以及二個DDR DIMM 82、84。其中,為了使得方框圖能更明白,轉換裝置80的QDR接口元件與DDR接口元件分別和外面裝置與二個DDR DIMM 82、84連接的連接線表示。以此種裝置的連接方式,就可以在支持QDR DIMM的內存模塊接口812上使用DDR DIMM。
請參照圖9,是本發明第九實施例的方框圖。在可攜式計算機的主板912中,包括了一個支持QDR模塊的芯片組90、一個轉換裝置92以及二個DDR DIMM插槽94、96。其中,為了使得方框圖能更明白,轉換裝置92的QDR接口元件與DDR接口元件僅分別與芯片組90和DDR DIMM插槽94、96連接的連接線表示。以此種裝置的連接方式,就可以在支持QDR DIMM插槽的可攜式計算機的主板912上使用DDR DIMM插槽。
綜上所述,本發明由在QDR與DDR之間建立轉換通道,不僅可以使得DDR與QDR同時正常的運行,還可以在只使用DDR內存的情況下依然有QDR的數據處理效率。
使用者可以不需要購置新的QDR內存模塊,使用本發明的裝置結合既有的DDR內存模塊,即可使原本僅有的DDR效率提高到具有QDR的效率的記憶模塊,也可以使用既有的DDR內存模塊,加上本發明的裝置及QDR內存模塊同時使用,更進一步提高系統的效率。
對生產者來說,在制作內存模塊與適配卡時,可以選擇成本較低的DDR芯片,配合本發明的裝置,同樣可以使產品具有QDR的數據處理效率,使所生產的產品與市場現有的QDR產品具有同樣的質量與功效,但其制作成本可大幅降低。而在制作主板時,使用本發明的裝置可以供使用者不管在同時使用DDR與QDR模塊的情況下,還是在僅使用DDR模塊的情況下都可以達到QDR的效率,因此可以提高產品的競爭力。
雖然本發明已以實施例說明如上,然其并非用來限定本發明,任何熟悉此技術的人,在不脫離本發明的精神和范圍內,當可作各種的改動與潤飾,因此本發明的保護范圍當以權利要求書為準。
權利要求
1.一種DDR與QDR的轉換裝置,其特征為包括一QDR接口元件,用來與QDR元件進行信號交換;一DDR接口元件,用來與DDR元件進行信號交換;一時鐘控制器,用來將QDR元件送至的一時鐘信號轉換成該轉換裝置與DDR元件所使用的一操作時鐘信號;一狀態緩存器組,用來儲存QDR元件狀態;一數據轉換裝置,用來將QDR的數據型態轉換為適用于DDR的數據型態,以及將DDR的數據型態轉換為適用于QDR的數據型態;以及一指令控制器,在取得QDR元件的一QDR命令信號后,將該QDR命令信號處理成相對應的一DDR命令信號,并輸出至DDR元件。
2.如權利要求1所述的DDR與QDR的轉換裝置,其特征為該數據轉換裝置包括一數據屏蔽與探測控制器,用來取得QDR元件的QM信號以及DQS信號,將QM信號轉成DDR QM信號并將DDR QM信號輸入至DDR元件,以及將DQS信號轉為QDR元件對DDR元件提取數據的一數據提取信號;一QDR至DDR數據轉換器,將QDR元件的串行信號轉換成并行信號,并根據該指令控制器的命令,將轉換所得的并行信號分開傳輸給二個DDR元件;以及一DDR至QDR數據轉換器,將二個DDR元件的數據信號轉成QDR元件所使用的串行信號,并根據該指令控制器的命令將轉換所得的串行信號傳輸至QDR元件。
3.如權利要求1所述的DDR與QDR的轉換裝置,其特征為該數據轉換裝置包括一數據屏蔽與探測控制器,取得QDR元件所傳送的QM信號以及DQS信號,將QM信號轉成DDR QM信號并輸出至DDR元件,將DQS信號轉為QDR元件對DDR元件提取數據的一數據提取信號,并在必須回傳DQS信號至QDR元件時,依據二倍的該時鐘信號產生回傳的DQS信號;一QDR至DDR數據轉換器,將QDR元件的串行信號轉換成并行信號,并根據該指令控制器的命令,將轉換所得的并行信號分開傳輸給二個DDR元件;以及一DDR至QDR數據轉換器,將二個DDR元件的數據信號轉成QDR元件所使用的串行信號,并根據該指令控制器的命令將轉換所得的串行信號傳輸至QDR元件。
4.如權利要求1所述的DDR與QDR的轉換裝置,其特征為該數據轉換裝置包括一鎖相回路,用來接收該時鐘信號,并產生頻率為該時鐘信號頻率兩倍的一內部操作時鐘信號;一數據屏蔽與探測控制器,用來取得該QDR的一QM信號以及一DQS信號,將該QM信號轉成一DDR QM信號并輸入至該DDR元件,將該DQS信號轉為該QDR元件對該DDR元件提取數據的一數據提取信號,并在必須回傳該DQS信號至該QDR元件時,依據該內部操作時鐘信號產生回傳的DQS信號;一QDR至DDR數據轉換器,將該QDR元件的一串行信號轉換成一并行信號,并根據該指令控制器的命令,將轉換所得的該并行信號分開傳輸給二個該DDR元件;以及一DDR至QDR數據轉換器,將二個該DDR元件的數據信號轉成該QDR元件所使用的該串行信號,并根據該指令控制器的命令將轉換所得的該串行信號傳輸至該QDR元件。
5.一種DDR與QDR的轉換裝置,適用于一QDR接口元件與一DDR接口元件之間,其特征為該QDR接口元件用來與一QDR元件進行信號交換,該DDR接口元件用來與一DDR元件進行信號交換,該轉換裝置包括一時鐘控制器,用來接收該QDR元件所輸出的時鐘信號,并轉換成該轉換裝置所使用的時鐘信號;一指令控制器,用來取得該QDR元件的一QDR命令信號后,將該QDR命令信號處理成相對應的一DDR命令信號,并輸出至該DDR元件;以及一數據轉換裝置,耦接到該QDR接口元件、該DDR接口元件與該指令控制器,根據該指令控制器所輸出的一控制信號,將適用于該QDR元件的數據型態轉換為適用于該DDR元件的數據型態,以及將適用于該DDR元件的數據型態轉換為適用于該QDR的數據型態。
6.如權利要求5所述的DDR與QDR的轉換裝置,其特征為該數據轉換裝置包括一數據屏蔽與探測控制器,用來取得該QDR元件的一QM信號以及一DQS信號,將該QM信號轉成適用于該DDR元件的一DDR QM信號并輸出至該DDR元件,以及將DQS信號轉為該QDR元件對該DDR元件提取數據的一數據提取信號;一QDR至DDR數據轉換器,將由該QDR元件所輸出的一串行信號轉換成一并行信號,并根據該指令控制器的命令,將轉換所得的該并行信號傳輸至該些DDR元件;以及一DDR至QDR數據轉換器,將該些DDR元件的數據信號轉成該QDR元件所使用的該串行信號,并根據該指令控制器的命令將轉換所得的該串行信號傳輸至該QDR元件。
7.如權利要求5所述的DDR與QDR的轉換裝置,其特征為該數據轉換裝置包括一數據屏蔽與探測控制器,用來取得該QDR元件所傳送的一QM信號以及一DQS信號,將該QM信號轉成適用于該DDR元件的一DDRQM信號并輸出至該DDR元件,將該DQS信號轉為該QDR元件對該DDR元件提取數據的一數據提取信號,并在必須回傳該DQS信號至QDR元件時,依據二倍的該時鐘信號產生回傳的該DQS信號;一QDR至DDR數據轉換器,將該QDR元件所輸出的一串行信號轉換成一并行信號,并根據該指令控制器的命令,將轉換所得的并行信號分開傳輸給該些DDR元件;以及一DDR至QDR數據轉換器,將該些DDR元件的數據信號轉成該QDR元件所使用的該串行信號,并根據該指令控制器的命令將轉換所得的該串行信號傳輸至該QDR元件。
8.如權利要求5所述的DDR與QDR的轉換裝置,其特征為該數據轉換裝置包括一鎖相回路,接收該時鐘信號,并產生頻率為該時鐘信號頻率兩倍的一回傳時鐘信號;一數據屏蔽與探測控制器,用來取得該QDR的QM信號以及DQS信號,將QM信號轉成DDR QM信號并輸入至DDR元件,將DQS信號轉為QDR元件對DDR元件提取數據的一數據提取信號,并在必須回傳DQS信號至QDR元件時,依據該回傳時鐘信號產生回傳的DQS信號;一QDR至DDR數據轉換器,將QDR元件的串行信號轉換成并行信號,并根據該指令控制器的命令,將轉換所得的并行信號分開傳輸給二個DDR元件;以及一DDR至QDR數據轉換器,將二個DDR元件的數據信號轉成QDR元件所使用的串行信號,并根據該指令控制器的命令將轉換所得的串行信號傳輸至QDR元件。
9.一種DDR與QDR的轉換裝置,其特征為包括一QDR接口元件,用來與QDR元件進行信號交換;一DDR接口元件,用來與DDR元件進行信號交換;以及一轉換核心元件,將QDR的指令及數據形式轉換成DDR的指令及數據形式,通過該DDR接口元件傳至DDR元件,并將DDR的指令及數據形式轉換成QDR的指令及數據形式,通過該QDR接口元件傳至QDR元件。
10.一種使用DDR與QDR的轉換裝置的適配卡,適用于支持QDR模塊的一電路板上,其特征為該電路板上至少具有支持QDR的一芯片組,該適配卡至少包括至少一DDR模塊矩陣;以及一DDR與QDR的轉換裝置,包括一QDR接口元件,用來與該芯片組進行信號交換;一DDR接口元件,用來與該DDR模塊矩陣進行信號交換;一轉換核心元件,將QDR的指令及數據形式轉換成DDR的指令及數據形式,通過該DDR接口元件傳送至該DDR模塊矩陣,并將DDR的指令及數據形式轉換成QDR的指令及數據形式,通過該QDR接口元件傳送到支持QDR的該芯片組。
11.一種使用DDR與QDR的轉換裝置的主板,其特征為包括芯片組,支持使用QDR模塊;以及一DDR與QDR的轉換裝置,包括至少一DDR DIMM;一DDR與QDR的轉換裝置,包括一QDR接口元件,用來與該芯片組進行信號交換;一DDR接口元件,用來與該DDR DIMM進行信號交換;及一轉換核心元件,將QDR的指令及數據形式轉換成DDR的指令及數據形式,通過該DDR接口元件傳送至該DDR DIMM,并將DDR的指令及數據形式轉換成QDR的指令及數據形式,通過該QDR接口元件傳送到該芯片組。
12.一種使用DDR與QDR的轉換裝置的內存模塊,適用于支持QDR內存模塊的一內存上,其特征為該內存模塊包括至少一DDR內存芯片組矩陣;以及一DDR與QDR的轉換裝置,包括一QDR接口元件,與該內存進行信號交換;一DDR接口元件,與該DDR內存芯片組矩陣進行信號交換;及一轉換核心元件,將QDR的指令及數據形式轉換成DDR的指令及數據形式,通過該DDR接口元件傳送至該DDR內存芯片組矩陣,并將DDR的指令及數據形式轉換成QDR的指令及數據形式,通過該QDR接口元件傳送至該內存。
13.一種使用DDR與QDR的轉換裝置的記憶模塊接口,其特征為包括至少一DDR DIMM;以及一DDR與QDR的轉換裝置,包括一QDR接口元件,與該內存模塊接口進行信號交換;一DDR接口元件,與該DDR DIMM進行信號交換;及一轉換核心元件,將QDR的指令及數據形式轉換成DDR的指令及數據形式,通過該DDR接口元件傳送至該DDR DIMM,并將DDR的指令及數據形式轉換成QDR的指令及數據形式,通過該QDR接口元件傳送至該內存模塊接口。
14.一種使用DDR與QDR的轉換裝置的可攜式計算機主板,其特征為包括一芯片組,支持使用QDR模塊;以及一DDR與QDR的轉換裝置,包括一QDR接口元件,用來與該芯片組進行信號交換;一DDR接口元件,提供至少一SO-DIMM插槽;一轉換核心元件,將QDR的指令及數據形式轉換成DDR的指令及數據形式,通過該DDR接口元件傳送至該SO-DIMM插槽,并將DDR的指令及數據形式轉換成QDR的指令及數據形式,通過該QDR接口元件傳送至該芯片組。
全文摘要
本發明是有關于一種DDR與QDR的轉換裝置以及使用其的適配卡、主板與內存模塊接口。此DDR與QDR的轉換裝置具有QDR接口元件、DDR接口元件以及轉換核心元件。其中,QDR接口元件用來與QDR元件進行信號交換,DDR接口元件則用來與DDR元件進行信號交換。而轉換核心元件則將QDR的指令及數據形式轉換成DDR的指令及數據形式,并將DDR的指令及數據形式轉換成QDR的指令及數據形式。
文檔編號G06F1/16GK1395155SQ01120119
公開日2003年2月5日 申請日期2001年7月5日 優先權日2001年7月5日
發明者吳坤河, 莊海峰 申請人:麗臺科技股份有限公司
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1